Pat
J-GLOBAL ID:200903000925493568

ゲートアレイのベーシックセル

Inventor:
Applicant, Patent owner:
Agent (1): 大西 孝治
Gazette classification:公開公報
Application number (International application number):1992054383
Publication number (International publication number):1993218362
Application date: Feb. 04, 1992
Publication date: Aug. 27, 1993
Summary:
【要約】【目的】 互いに交差位置にあるゲート電極を内部配線で接続したとしても、内部配線が交わることなく、しかもベーシックセルの枠外にはみ出さず、本来チャネル領域を通過しなければならない他の外部配線を内部配線が邪魔しない。また、内部配線の配線長も短くすることができる。【構成】 4つのトランジスタ100A〜100Dが2段2列に配置されてなるゲートアレイのベーシックセルであって、1つのトランジスタ100Dのゲート電極110Dの内側の端子部120DR が交差位置にあるトランジスタ100Aのゲート電極110Aの内側の端子部120AL の側に延出されている。
Claim (excerpt):
4つのトランジスタが2段2列に配置されてなるゲートアレイのベーシックセルにおいて、少なくとも1つのトランジスタのゲート電極の内側部分が交差位置にあるトランジスタのゲート電極の側に延出されていることを特徴とするゲートアレイのベーシックセル。
IPC (2):
H01L 27/118 ,  H01L 27/04
Patent cited by the Patent:
Cited by examiner (3)
  • 特開平3-263372
  • 特開昭61-035535
  • 半導体集積回路装置
    Gazette classification:公開公報   Application number:特願平4-189580   Applicant:富士通株式会社

Return to Previous Page