Pat
J-GLOBAL ID:200903004126299541

駆動回路

Inventor:
Applicant, Patent owner:
Agent (2): 綾田 正道 ,  朝倉 悟
Gazette classification:公開公報
Application number (International application number):2003355746
Publication number (International publication number):2005123830
Application date: Oct. 16, 2003
Publication date: May. 12, 2005
Summary:
【課題】 複数のMOSトランジスタトランジスタが同時にオンすることのない駆動回路を提供すること。【解決手段】 少なくとも二つのMOSトランジスタを互いにオン・オフ制御することで被駆動体に対し通電する駆動回路において、第1のMOSトランジスタを駆動する第1プリ駆動回路と、第2のMOSトランジスタを駆動する第2プリ駆動回路を備え、第1プリ駆動回路と第2プリ駆動回路のそれぞれのトランジスタのエミッタ間に第1プリ駆動回路のエミッタから順にダイオードと抵抗を接続した第1通路と、抵抗とダイオードを接続した第2通路を並列に接続し、前記第1通路の抵抗とダイオードの間と前記第1のMOSトランジスタを接続し、前記第2通路のダイオードと抵抗の間と前記第2のMOSトランジスタを接続した。【選択図】 図1
Claim (excerpt):
少なくとも二つのMOSトランジスタを互いにオン・オフ制御することで被駆動体に対し通電する駆動回路において、 第1のMOSトランジスタを駆動する第1プリ駆動回路と、第2のMOSトランジスタを駆動する第2プリ駆動回路を備え、 第1プリ駆動回路と第2プリ駆動回路のそれぞれのトランジスタのエミッタ間に第1プリ駆動回路のエミッタから順にダイオードと抵抗を接続した第1通路と、抵抗とダイオードを接続した第2通路を並列に接続し、 前記第1通路の抵抗とダイオードの間と前記第1のMOSトランジスタを接続し、前記第2通路のダイオードと抵抗の間と前記第2のMOSトランジスタを接続したことを特徴とする駆動回路。
IPC (3):
H03K17/16 ,  H02M1/08 ,  H03K17/687
FI (3):
H03K17/16 L ,  H02M1/08 A ,  H03K17/687 F
F-Term (32):
5H740BA12 ,  5H740BB05 ,  5H740BB10 ,  5H740HH03 ,  5H740KK01 ,  5H740MM11 ,  5J055AX27 ,  5J055AX55 ,  5J055AX56 ,  5J055BX16 ,  5J055CX07 ,  5J055CX13 ,  5J055CX20 ,  5J055DX12 ,  5J055DX22 ,  5J055DX43 ,  5J055DX49 ,  5J055DX56 ,  5J055EX02 ,  5J055EX04 ,  5J055EX06 ,  5J055EX13 ,  5J055EX22 ,  5J055EY01 ,  5J055EY12 ,  5J055EY17 ,  5J055EY21 ,  5J055EZ66 ,  5J055FX20 ,  5J055GX01 ,  5J055GX04 ,  5J055GX05
Patent cited by the Patent:
Cited by applicant (1)
  • 特許第2991730号公報(第19図参照)。
Cited by examiner (8)
  • 半導体集積回路装置
    Gazette classification:公開公報   Application number:特願平11-007743   Applicant:株式会社日立製作所
  • 特開平1-228319
  • 出力バッファ回路
    Gazette classification:公開公報   Application number:特願平3-350447   Applicant:オリンパス光学工業株式会社
Show all

Return to Previous Page