Pat
J-GLOBAL ID:200903004761481933

チップセレクト回路

Inventor:
Applicant, Patent owner:
Agent (1): 佐藤 正美
Gazette classification:公開公報
Application number (International application number):2007173926
Publication number (International publication number):2007310900
Application date: Jul. 02, 2007
Publication date: Nov. 29, 2007
Summary:
【課題】例えばISAバスのように、次のアクセスがあるまでは、前のアクセスで指定されたデバイスのアドレスが保持されるバスであっても、速やかにバスからデバイスを開放するようにする。【解決手段】アクセス対象のデバイスのバス上のアドレスのドライブが、次のアクセスの発生まで保持されるバスと前記デバイスとの間に接続され、前記バスを通じて送られてくる前記バス上のアドレスを指定する情報を監視して、前記デバイスが指定されたときに、前記デバイスへのチップセレクト信号をアクティブにするチップセレクト回路である。前記デバイスが指定されてチップセレクト信号がアクティブにされた時点からの時間が、予め定められた時間を超えたときに、当該デバイスのチップセレクト信号を強制的にインアクティブとする。【選択図】図4
Claim (excerpt):
アクセス対象のデバイスのバス上のアドレスのドライブが、次のアクセスの発生まで保持されるバスと前記デバイスとの間に接続され、前記バスを通じて送られてくる前記バス上のアドレスを指定する情報を監視して、前記デバイスが指定されたときに、前記デバイスへのチップセレクト信号をアクティブにするチップセレクト回路であって、 前記デバイスが指定されて前記チップセレクト信号がアクティブにされた時点からの時間が、予め定められた時間を超えたかどうかを検出する時間検出手段と、 前記時間検出手段の検出出力に基づいて、前記チップセレクト信号がアクティブにされた時点からの時間が、前記予め定められた時間を超えたときに、前記チップセレクト信号を強制的にインアクティブとする手段と、 を備えることを特徴とするチップセレクト回路。
IPC (2):
G06F 13/372 ,  G06F 13/36
FI (2):
G06F13/372 Z ,  G06F13/36 310B
F-Term (3):
5B061GG14 ,  5B061PP01 ,  5B061PP02
Patent cited by the Patent:
Cited by applicant (2)
  • バス制御装置
    Gazette classification:公開公報   Application number:特願平10-012686   Applicant:富士通株式会社
  • CPU周辺回路
    Gazette classification:公開公報   Application number:特願平9-175969   Applicant:沖電気工業株式会社
Cited by examiner (2)
  • バス制御装置
    Gazette classification:公開公報   Application number:特願平10-012686   Applicant:富士通株式会社
  • CPU周辺回路
    Gazette classification:公開公報   Application number:特願平9-175969   Applicant:沖電気工業株式会社
Article cited by the Patent:
Return to Previous Page