Pat
J-GLOBAL ID:200903010534288680
半導体装置及びその製造方法
Inventor:
,
Applicant, Patent owner:
Agent (1):
岡本 啓三
Gazette classification:公開公報
Application number (International application number):1994322236
Publication number (International publication number):1996181208
Application date: Dec. 26, 1994
Publication date: Jul. 12, 1996
Summary:
【要約】【目的】間隔をおいて形成される複数の配線パターンを有する半導体装置に関して、配線容量を低減すること。【構成】下地絶縁膜12の上に間隔をおいて並べて形成される配線13と、前記下地絶縁膜12の上で前記配線13の間に間隔をおいて形成され、且つ前記配線13と同層に形成されたダミーパターン14と、前記ダミーパターン14と前記配線13を覆い、かつ前記ダミーパターン14と前記配線13の間で内部に空洞17を有する絶縁膜とを含む。
Claim (excerpt):
下地絶縁膜の上に間隔をおいて並べて形成される配線と、前記下地絶縁膜の上で前記配線の間に間隔をおいて形成され、且つ前記配線と同層に形成されたダミーパターンと、前記ダミーパターンと前記配線を覆い、かつ前記ダミーパターンと前記配線の間で内部に空洞を有する絶縁膜とを有することを特徴とする半導体装置。
IPC (3):
H01L 21/768
, H01L 21/285 301
, H01L 23/12 301
Patent cited by the Patent:
Cited by examiner (5)
-
特開昭63-318752
-
特開平2-165655
-
特開昭63-098134
-
特開昭60-085530
-
半導体集積回路
Gazette classification:公開公報
Application number:特願平4-150179
Applicant:日本電気株式会社
Show all
Return to Previous Page