Pat
J-GLOBAL ID:200903010697096397

半導体装置及びその製造方法,並びに半導体集積回路装置

Inventor:
Applicant, Patent owner:
Agent (1): 菅野 中
Gazette classification:公開公報
Application number (International application number):1996120323
Publication number (International publication number):1997307072
Application date: May. 15, 1996
Publication date: Nov. 28, 1997
Summary:
【要約】【課題】ゲート絶縁膜の一部に強誘電体を用いた電界効果トランジスタにおいて、残留分極を効率的に利用する。【解決手段】 ゲート絶縁膜内の強誘電体膜7と半導体基板3の表面との距離を均一にする。このため強誘電体膜7の面積全体を有効活用でき、信号電圧切断後の電流は、強誘電体領域が狭くなっても急激に減少することがない。
Claim (excerpt):
ソース拡散層及びドレイン拡散層と、ゲート電極と、ゲート絶縁膜とを半導体基板に有する半導体装置であって、ソース拡散層及びドレイン拡散層は、チャネル域により分離されて形成されたものであり、ゲート電極は、ゲート絶縁膜を介して前記チャネル域上に形成されたものであり、前記ゲート絶縁膜は、その一部が強誘電体にて構成され、ゲート電極の下方に位置する強誘電体の主に分極する全領域は、素子形成領域内の半導体基板とは均一な距離に配置されたものであることを特徴とする半導体装置。
IPC (5):
H01L 27/10 451 ,  G11B 5/024 ,  H01L 29/43 ,  H01L 29/78 ,  H01L 41/22
FI (5):
H01L 27/10 451 ,  G11B 5/024 ,  H01L 29/62 G ,  H01L 29/78 301 G ,  H01L 41/22 B
Patent cited by the Patent:
Cited by examiner (3)

Return to Previous Page