Pat
J-GLOBAL ID:200903011469567564

ディスクアレイ制御装置

Inventor:
Applicant, Patent owner:
Agent (1): 小川 勝男
Gazette classification:公開公報
Application number (International application number):1998264286
Publication number (International publication number):2000099281
Application date: Sep. 18, 1998
Publication date: Apr. 07, 2000
Summary:
【要約】【課題】 キャッシュメモリ及び共有メモリに格納されるデータの特性及びこれらのメモリへのアクセス特性を考慮した、スループットが高く、かつ、応答時間の短いディスクアレイ制御装置を提供することにある。【解決手段】 上記課題は、複数のチャネルIF部と、複数のディスクIF部と、キャッシュメモリ部と、共有メモリ部とを有し、前記複数のチャネルIF部及び前記複数のディスクIF部と前記キャッシュメモリ部との間の接続形式が、前記複数のチャネルIF部及び前記複数のディスクIF部と前記共有メモリ部との間の接続形式と異なることを特徴とするディスクアレイ制御装置により達成される。【効果】 キャッシュメモリ及び共有メモリへのアクセスパスを増やしスループットを高くする一方、共有メモリへのアクセス時間を短くすることができる。
Claim (excerpt):
ホストコンピュータとのインターフェースを有する複数のチャネルインターフェース部と、磁気ディスク装置とのインターフェースを有する複数のディスクインターフェース部と、前記磁気ディスク装置に対しリード/ライトされるデータを一時的に格納するキャッシュメモリ部と、チャネルインターフェース部及びディスクインターフェース部と前記キャッシュメモリ部との間のデータ転送に関する制御情報を格納する共有メモリ部とを有し、各チャネルインターフェース部は、前記ホストコンピュータとのインターフェースと前記キャッシュメモリ部との間のデータ転送を実行し、各ディスクインターフェース部は、前記磁気ディスク装置とのインターフェースと前記キャッシュメモリ部との間のデータ転送を実行するディスクアレイ制御装置において、前記複数のチャネルインターフェース部及び前記複数のディスクインターフェース部と前記キャッシュメモリ部との間の接続形式が、前記複数のチャネルインターフェース部及び前記複数のディスクインターフェース部と前記共有メモリ部との間の接続形式と異なることを特徴とするディスクアレイ制御装置。
IPC (2):
G06F 3/06 305 ,  G06F 3/06 540
FI (2):
G06F 3/06 305 C ,  G06F 3/06 540
F-Term (5):
5B065BA01 ,  5B065CA12 ,  5B065CA30 ,  5B065CE11 ,  5B065CH01
Patent cited by the Patent:
Cited by examiner (7)
  • 記憶システム
    Gazette classification:公開公報   Application number:特願平5-162021   Applicant:株式会社日立製作所
  • 特開平2-068639
  • 外部記憶装置
    Gazette classification:公開公報   Application number:特願平7-282072   Applicant:株式会社日立製作所
Show all

Return to Previous Page