Pat
J-GLOBAL ID:200903011510589340

回路設計支援装置、方法、及び記録媒体

Inventor:
Applicant, Patent owner:
Agent (1): 古溝 聡 (外1名)
Gazette classification:公開公報
Application number (International application number):1998290867
Publication number (International publication number):2000123055
Application date: Oct. 13, 1998
Publication date: Apr. 28, 2000
Summary:
【要約】【課題】 内部回路に付加すべきI/Fブロックを容易に選択し、短時間で回路設計を可能とする。【解決手段】 I/Fブロック仕様入力部7により、I/Fブロックを付加すべき内部回路の端子を選択し、また、付加すべきインタフェースブロックの仕様(パラメータ)を入力する。入力されたパラメータに従って、I/Fブロック検索装置2は、I/Fブロックデータベース3に登録されているI/Fブロックのうちのデータ(仕様)がパラメータと一致するものを検索し、回路表示・編集部6に渡す。そして、接続情報作成装置4が、検索されたI/Fブロックを内部回路に付加した接続情報を作成し、接続情報ファイル5に記憶させる。
Claim (excerpt):
内部回路が有する端子にインタフェースブロックを付加した半導体集積回路の設計を支援する回路設計支援装置であって、複数のインタフェースブロックと、それぞれの仕様とを対応付けて記憶するインタフェースブロック記憶手段と、前記端子に付加しようとするインタフェースブロックの仕様を入力する入力手段と、前記入力手段から入力された仕様に対応するインタフェースブロックを、前記インタフェースブロック記憶手段から検索するインタフェースブロック検索手段と、前記インタフェースブロック検索手段が検索したインタフェースブロックを前記内部回路の端子に付加した接続情報を作成する第1の接続情報作成手段とを備えることを特徴とする回路設計支援装置。
FI (2):
G06F 15/60 652 G ,  G06F 15/60 658 Z
F-Term (4):
5B046AA08 ,  5B046BA03 ,  5B046HA03 ,  5B046KA06
Patent cited by the Patent:
Cited by examiner (2)
  • 論理合成装置
    Gazette classification:公開公報   Application number:特願平4-289021   Applicant:三菱電機株式会社
  • 特開平1-155473

Return to Previous Page