Pat
J-GLOBAL ID:200903016566493038

半導体装置

Inventor:
Applicant, Patent owner:
Agent (1): 小川 勝男
Gazette classification:公開公報
Application number (International application number):1993000973
Publication number (International publication number):1994203558
Application date: Jan. 07, 1993
Publication date: Jul. 22, 1994
Summary:
【要約】【構成】 n個のワードドライバからなるブロックをm個設け、各ブロックの給電線P1〜Pmを、ブロック選択トランジスタQ1〜Qmを介して、給電線Pに接続する。さらに、Pを動作モードと待機モードを選択するトランジスタQを介して、ワード電圧VCHの給電線に接続する。ブロック選択トランジスタのゲート幅(a・W)を、ブロック内のワードドライバトランジスタのゲート幅の合計(n・W)よりも十分小さく選んでおく(a≪n)。また、Qのゲート幅(b・W)を、全ブロックトランジスタのゲート幅の合計(m・a・W)よりも十分小さく選んでおく(b≪m・a)。動作時には、QとQ1をオンにして、選択ワードドライバ(#1)を含むブロック(B1)に対応した給電線(P1)にVCHを供給する。【効果】 それぞれの非選択ブロック全体の貫通電流は、対応したブロック選択トランジスタ1個のサブスレッショルド電流で制限され、動作時の貫通電流を大幅に低減できる。
Claim (excerpt):
複数の回路ブロックと、各回路ブロックに対応した第1の給電線と、該給電線を第2の給電線に接続するスイッチとを具備してなり、上記スイッチに選択機能を持たせたことを特徴とする半導体装置。
IPC (5):
G11C 11/407 ,  H01L 27/108 ,  H03K 17/16 ,  H03K 17/693 ,  H03K 19/0948
FI (3):
G11C 11/34 354 F ,  H01L 27/10 325 V ,  H03K 19/094 B
Patent cited by the Patent:
Cited by examiner (3)
  • 特開平3-007178
  • 論理回路
    Gazette classification:公開公報   Application number:特願平4-337898   Applicant:日本電信電話株式会社
  • 半導体集積回路
    Gazette classification:公開公報   Application number:特願平4-294799   Applicant:株式会社日立製作所, 日立デバイスエンジニアリング株式会社

Return to Previous Page