Pat
J-GLOBAL ID:200903021249948309
半導体集積回路
Inventor:
Applicant, Patent owner:
,
Agent (1):
鈴江 武彦
Gazette classification:公開公報
Application number (International application number):1993051710
Publication number (International publication number):1994266452
Application date: Mar. 12, 1993
Publication date: Sep. 22, 1994
Summary:
【要約】【目的】内部電源電圧のレベル低下を防止することを目的とする。【構成】外部電源電圧VCCを受け内部電源電圧VDDを発生する電源降圧回路12と、内部電源電圧VDDのレベルを検知しこの検知結果に応じて上記電源降圧回路12の動作を制御する電圧比較回路13と、内部電源電圧VDDのレベルが低下した際に動作し、外部電源電圧VCCから内部電源電圧VDDを強制的に発生する内部電源補償回路15と、内部電源補償回路15を活性化制御する内部電源補償用活性化回路16とを具備したことを特徴とする。
Claim (excerpt):
外部電源電圧を受けこの電圧よりも低いレベルの内部電源電圧を発生する電源降圧手段と、上記内部電源電圧のレベルを検知しこの検知結果に応じて上記電源降圧手段の動作を制御する電源降圧制御手段と、上記内部電源電圧のレベルが低下した際に動作し、上記外部電源電圧から上記内部電源電圧を強制的に発生する内部電源補償手段とを具備したことを特徴とする半導体集積回路。
IPC (2):
G05F 1/56 320
, G11C 11/407
Patent cited by the Patent:
Cited by examiner (2)
-
特開平2-070264
-
半導体記憶装置
Gazette classification:公開公報
Application number:特願平4-254442
Applicant:日本電気アイシーマイコンシステム株式会社
Return to Previous Page