Pat
J-GLOBAL ID:200903022988944962
スイッチング回路及びこの回路を有する表示装置
Inventor:
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1994173370
Publication number (International publication number):1996018062
Application date: Jul. 01, 1994
Publication date: Jan. 19, 1996
Summary:
【要約】【目的】 簡単なスイッチング回路構成でスイッチングノイズを低減するとともに、良好なスイッチングが得られるようにする。【構成】 液晶表示装置の各画素毎の駆動回路は、2つのnチャネル型MOSのTFT33、34のソース・ドレインが直列に接続され、TFT34のソース電極が液晶容量CLCに接続されている。TFT33のドレイン電極は、ドレインライン32に接続されて映像データ信号が入力され、TFT33、34のゲート電極には、ゲートライン31からのゲート電圧信号が印加される。液晶容量に近い方のTFT34のゲート幅(90μm)は狭く構成され、液晶容量から遠い方のTFT33のゲート幅(180μm)は広く構成されている。これにより、負荷容量側のトランジスタ容量が小さくなり、スイッチングノイズが低減化できるとともに、チャネル抵抗が小さくなり、急峻なスイッチング特性が得られる。
Claim (excerpt):
ゲート電極に印加する電圧によってソース-ドレイン間を流れる電流を制御する電界効果トランジスタを備えたスイッチング回路において、前記電界効果トランジスタを少なくとも2個直列に接続し、各電界効果トランジスタのゲート電極のゲート幅をそれぞれ異なるように構成したことを特徴とするスイッチング回路。
IPC (3):
H01L 29/786
, G02F 1/136 500
, G09G 3/36
Patent cited by the Patent:
Cited by examiner (4)
-
電界効果型トランジスタ
Gazette classification:公開公報
Application number:特願平4-266815
Applicant:カシオ計算機株式会社
-
特開平3-050528
-
特開昭64-082674
-
表示素子基板用半導体装置
Gazette classification:公開公報
Application number:特願平5-317343
Applicant:ソニー株式会社
Show all
Return to Previous Page