Pat
J-GLOBAL ID:200903025418545770

A/D変換器

Inventor:
Applicant, Patent owner:
Agent (3): 吉田 茂明 ,  吉竹 英俊 ,  有田 貴弘
Gazette classification:公開公報
Application number (International application number):2006282485
Publication number (International publication number):2008103813
Application date: Oct. 17, 2006
Publication date: May. 01, 2008
Summary:
【課題】アナログ入力電圧値に対する変換誤差傾向を考慮して、A/D変換精度の向上を図ることができるA/D変換器を得る。【解決手段】オフセット情報格納レジスタ5はビットb0,b1に対応する形式でオフセット調整値を格納する。オフセット値生成部4はビットb0,b1の値を読み出し可能に逐次近似レジスタ2に接続され、オフセット情報格納レジスタ5の格納内容を参照することができる。オフセット値生成部4は、ビットb0,b1の決定後はビットb0,b1の組合せに基づき、オフセット情報格納レジスタ5を参照して得られるオフセット調整値OFを指示するオフセット調整信号S4を出力する。基準電圧生成部3bはオフセット調整信号S4及びビットb0〜bi(i=0〜9)に基づきラダー抵抗部3aを用いて基準電圧VREFを生成する。【選択図】図1
Claim (excerpt):
所定数ビットのデジタルデータを格納する逐次近似レジスタを備え、前記所定数ビットは少なくとも1ビットの上位ビットと前記上位ビット以外の下位ビットに分類され、 前記デジタルデータ決定用の基準電圧とアナログ入力電圧との比較結果に基づき、前記デジタルデータを上位から下位にかけてビット毎に逐次決定して前記逐次近似レジスタに格納するデジタルデータ逐次決定部をさらに備え、 前記デジタルデータ逐次決定部は、オフセット調整値を用いて前記基準電圧を補正するオフセット補正部を含み、前記デジタルデータの前記下位ビットの決定用の基準電圧に対応する前記オフセット調整値は前記デジタルデータの前記上位ビットの値に基づき決定されることを特徴する、 A/D変換器。
IPC (2):
H03M 1/10 ,  H03M 1/38
FI (2):
H03M1/10 A ,  H03M1/38
F-Term (8):
5J022AA03 ,  5J022AB05 ,  5J022BA03 ,  5J022CB02 ,  5J022CB06 ,  5J022CD02 ,  5J022CE08 ,  5J022CF01
Patent cited by the Patent:
Cited by applicant (1)

Return to Previous Page