Pat
J-GLOBAL ID:200903029222643604

スイッチング電源装置

Inventor:
Applicant, Patent owner:
Agent (1): 中村 稔 (外6名)
Gazette classification:公開公報
Application number (International application number):1998035740
Publication number (International publication number):1999235029
Application date: Feb. 18, 1998
Publication date: Aug. 27, 1999
Summary:
【要約】【課題】 同期整流型スイッチング電鍵装置において、スイッチ回路のスイッチング素子と整流回路のスイッチング素子の作動遅れ時間の相違による損失及びノイズの発生を抑制できるスイッチング電源装置を提供すること。電源装置は、一次側のスイッチ手段と整流回路のスイッチ手段の間の耐圧特性の差に基づく作動遅れ時間の差を補償するため、該整流回路のスイッチ手段に制御信号が入力されるタイミングよりも一次側のスイッチ手段に制御信号が入力されるタイミングが遅くなるようにする信号タイミング調整手段を有する。この信号タイミング調整手段は、一次側スイッチ手段に入力される制御信号のタイミングを遅らす遅延手段として構成する。
Claim (excerpt):
入力電圧を高周波電圧に変換する第1のスイッチ手段を有するスイッチ回路と、前記スイッチ回路に1次巻線が接続され、2次巻線が出力回路に接続されたた変圧器と、を備え、前記出力回路は、前記変圧器の前記2次巻線に直列に接続された第2のスイッチ手段及び磁気素子と、前記2次巻線に並列に接続された第3スイッチ手段とからなる整流手段を有し、出力電圧が所定の値となるように前記第1のスイッチ手段をオン・オフ制御するため前記第1のスイッチ手段に与えられる制御信号を形成する制御手段が設けられ、前記第2のスイッチ手段は前記第1のスイッチ手段に与えられる制御信号と同期した前記制御手段からの信号でオン・オフ制御され、前記第3のスイッチ手段は前記第1のスイッチ手段に与えられる制御信号とは逆のタイミングを有する前記制御手段からの信号でオン・オフ制御されるようになった、同期整流型電源装置であって、前記第1のスイッチ手段と前記第2及び前記第3のスイッチ手段の間の耐圧特性又は電流容量の差に基づく作動遅れ時間の差を補償するため前記第2及び第3のスイッチ手段に制御信号が入力されるタイミングよりも前記第1のスイッチ手段に制御信号が入力されるタイミングが遅くなるようにする信号タイミング調整手段が設けられた、ことを特徴とする同期整流型スイッチング電鍵装置。
IPC (3):
H02M 3/28 ,  H02M 3/335 ,  H02M 7/21
FI (3):
H02M 3/28 F ,  H02M 3/335 B ,  H02M 7/21 A
Patent cited by the Patent:
Cited by examiner (2)

Return to Previous Page