Pat
J-GLOBAL ID:200903035685658503

縦型MOSトランジスタ

Inventor:
Applicant, Patent owner:
Agent (1): 京本 直樹 (外2名)
Gazette classification:公開公報
Application number (International application number):1995013136
Publication number (International publication number):1996204175
Application date: Jan. 30, 1995
Publication date: Aug. 09, 1996
Summary:
【要約】【目的】縦型MOSトランジスタのBVDSS ,L負荷耐量を確保しつつオン抵抗を小さくすること。【構成】P+ 型領域4B(バックゲート)の底面をP型領域5Bより浅くしてかつN型ドレイン領域と接触させる。4Bの底面が5Bより突き出すことによるベース・ドレイン間リーチスルー電圧の低下を防ぐ。
Claim (excerpt):
半導体基板の表面部に形成された第1導電型ドレイン領域と、前記第1導電型ドレイン領域の表面部に形成された、第1の第2導電型領域および前記第1の第2導電型領域の底面の少なくとも一部を除いてこれを取り囲んで設けられた第2の第2導電型領域であってその不純物濃度が前記第1の第2導電型領域より低いものでなるベース領域と、前記ベース領域の表面部で前記第1,第2の第2導電型領域の境界とその近傍にかけて形成された第1導電型ソース領域と、前記ドレイン領域とソース領域との間の前記第2の第2導電型領域の表面をゲート絶縁膜を介して被覆するゲート電極と、前記ソース領域および第1の第2導電型領域に接触するソース電極とを含むことを特徴とする縦型MOSトランジスタ。
Patent cited by the Patent:
Cited by examiner (1)

Return to Previous Page