Pat
J-GLOBAL ID:200903042242215060
半導体装置とその製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
前田 弘 (外2名)
Gazette classification:公開公報
Application number (International application number):1995146672
Publication number (International publication number):1996340081
Application date: Jun. 14, 1995
Publication date: Dec. 24, 1996
Summary:
【要約】【目的】 小型パッケージ内で単独機能半導体チップを組合せて、廉価で高信頼性の高付加価値複合機能半導体装置を提供する。【構成】 有機絶縁膜12を介在させて複数個の半導体チップ2,3を積み重ね、積み重ねられた半導体チップ2,3をリードフレームのダイパッド9に固着した後、各半導体チップ2,3の主面上の電極端子5とリードフレームのインナーリード7との間、各半導体チップ2,3の電極端子5の間をそれぞれ金属細線8で接続し、これを封止樹脂10で所定のパッケージ4の外形に成形し、アウターリード11にメッキ及び成形を施す。
Claim (excerpt):
複数個の半導体チップが2層以上積み重なって構成され、下層半導体チップの主面と上層半導体チップの裏面との間に絶縁膜を有し、前記上層半導体チップと下層半導体チップとは前記絶縁膜を介して接合されたことを特徴とする半導体装置。
IPC (3):
H01L 25/065
, H01L 25/07
, H01L 25/18
Patent cited by the Patent:
Cited by examiner (8)
-
特開平3-116860
-
特開昭57-031166
-
樹脂封止型半導体装置
Gazette classification:公開公報
Application number:特願平4-013695
Applicant:株式会社日立製作所
-
特開昭61-129835
-
半導体装置
Gazette classification:公開公報
Application number:特願平5-056437
Applicant:株式会社日立製作所, 日立デバイスエンジニアリング株式会社
-
積層マルチチップモジュール及び製造方法
Gazette classification:公開公報
Application number:特願平5-121016
Applicant:ナショナルセミコンダクタコーポレイション
-
混成集積回路の製造方法
Gazette classification:公開公報
Application number:特願平4-268739
Applicant:日本電気株式会社
-
特開昭63-204635
Show all
Return to Previous Page