Pat
J-GLOBAL ID:200903043251105819

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 五十嵐 省三
Gazette classification:公開公報
Application number (International application number):1993342449
Publication number (International publication number):1995169735
Application date: Dec. 13, 1993
Publication date: Jul. 04, 1995
Summary:
【要約】【目的】 極微細化が進んだ半導体装置における高アスペクト比のシリコン層の製造コストを低減すること。【構成】 P型シリコン基板1にシリコン酸化層2を形成し、P型シリコン基板1内にN+型不純物拡散層3を形成する。次に、リン含有のポリシリコン層4、6を低圧CVD装置で形成するが、途中で、ポリシリコン形成を中断して、低圧CVD装置内を酸化性雰囲気もしくは窒化性雰囲気にする。これによりポリシリコン表面にシリコン酸化層もしくはシリコン窒化層による不純物拡散防止層5を形成する。
Claim (excerpt):
不純物を含有するシリコン層(4、6)を成長させるシリコン層成長工程と、該シリコン層成長工程を少なくとも1回中断して不純物拡散防止層(5)を成長させる不純物拡散防止層成長工程とを具備する半導体装置の製造方法。
IPC (2):
H01L 21/306 ,  H01L 21/28 301
Patent cited by the Patent:
Cited by examiner (4)
  • 半導体装置の製造方法
    Gazette classification:公開公報   Application number:特願平4-046508   Applicant:日本電気株式会社
  • 特開平4-162675
  • 特開平3-019348
Show all

Return to Previous Page