Pat
J-GLOBAL ID:200903044263865335

フラッシュメモリーシステムのガイド装置とガイド方法

Inventor:
Applicant, Patent owner:
Agent (1): 志村 正和
Gazette classification:公開公報
Application number (International application number):2002175388
Publication number (International publication number):2004021581
Application date: Jun. 17, 2002
Publication date: Jan. 22, 2004
Summary:
【課題】本発明は、保存容量が大きく、確実に保存し、体積が小さく携帯に便利で差し込めばすぐに使用できるUSBインターフェイスのポータブルフラッシュメモリーシステムガイド装置及びガイド方法を提供する。【解決手段】本発明は、外側のケースと、ケース内側にUSBインターフェイスと、フラッシュメモリーと、CPUと、レジスターなどから形成したコントロール電子回路を形成し、CPUは完全にアドレスを選択し、周波数を転換し、CPUポートはUSB、フラッシュメモリー、レジスターに接続し、CPUポートは赤外線、IRモジュール、周波数識別探知アンテナにも接続している。【選択図】 図1
Claim (excerpt):
本発明は、外側のケースと、ケース内に形成するコンピューター通信インターフェイスと、フラッシュメモリーと、CPUと、レジスターとから成るコントロール電子回路から構成し、CPUは完全にアドレスを選択、通信し 、データーを調整し、CPUポートは通信インターフェイス、フラッシュメモリー、レジスターに接続することを特徴とするフラッシュメモリーのシステムガイド装置。
IPC (4):
G06K19/07 ,  G06F3/06 ,  G06F3/08 ,  G06F12/14
FI (4):
G06K19/00 N ,  G06F3/06 304H ,  G06F3/08 H ,  G06F12/14 320C
F-Term (20):
5B017AA03 ,  5B017AA06 ,  5B017BA01 ,  5B017BA05 ,  5B017BB09 ,  5B017BB10 ,  5B017CA12 ,  5B035AA00 ,  5B035AA13 ,  5B035BB09 ,  5B035BC00 ,  5B035CA11 ,  5B035CA22 ,  5B065BA05 ,  5B065CA14 ,  5B065CA40 ,  5B065CC08 ,  5B065PA02 ,  5B065PA04 ,  5B065PA14
Patent cited by the Patent:
Cited by examiner (2)

Return to Previous Page