Pat
J-GLOBAL ID:200903053401835263

デジタルデータ分割回路およびそれを用いたアクティブマトリクス型表示装置

Inventor:
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):2000019944
Publication number (International publication number):2000338920
Application date: Jan. 28, 2000
Publication date: Dec. 08, 2000
Summary:
【要約】【課題】 消費電力、安定性、信頼性に優れたデジタルデータ分割回路を提供すること。【解決手段】 シリアルに入力されるデジタルデータをパラレルなデジタルデータに変換し出力するデジタルデータ分割回路において、入力されるデジタルデータの周波数の1/2以下のクロック信号を用いることによる。
Claim (excerpt):
mHzでシリアルに入力されるデジタルデータを、2y個のパラレルな(m・2-y)Hzのデジタルデータに変換し出力するデジタルデータ分割回路において(mは正数、yは自然数)、(m/2)Hz以下の複数のクロック信号によって動作することを特徴とするデジタルデータ分割回路。
IPC (5):
G09G 3/20 623 ,  G09G 3/20 612 ,  G02F 1/133 550 ,  G09G 3/30 ,  G09G 3/36
FI (5):
G09G 3/20 623 J ,  G09G 3/20 612 K ,  G02F 1/133 550 ,  G09G 3/30 J ,  G09G 3/36
Patent cited by the Patent:
Cited by examiner (5)
  • シリアルパラレル変換回路
    Gazette classification:公開公報   Application number:特願平9-131477   Applicant:富士通株式会社
  • 特開平3-026107
  • 特開平3-026107
Show all

Return to Previous Page