Pat
J-GLOBAL ID:200903056830556592

シリアルパラレル変換回路

Inventor:
Applicant, Patent owner:
Agent (1): 土井 健二 (外1名)
Gazette classification:公開公報
Application number (International application number):1997131477
Publication number (International publication number):1998322224
Application date: May. 21, 1997
Publication date: Dec. 04, 1998
Summary:
【要約】【課題】少ないフリップフロップ数で、消費電流が少なく高速ラッチ可能なシリアルパラレル変換回路を提供する。【解決手段】入力クロックに同期してシリアルに入力する複数のデータを、同一位相でパラレルに出力するシリアルパラレル変換回路において、複数のデータの入力タイミングにそれぞれ同期した複数のラッチ用クロックを生成するパルス生成回路と、複数のラッチ用クロックに応じて複数のデータを順番にラッチする複数の保持用フリップフロップと、複数のデータの最後のデータが入力される時に同期した最後のラッチ用クロックに応じて保持用フリップフロップが保持する複数のデータ及び最後に入力されるデータを並列にラッチする複数の出力ラッチ用フリップフロップとを有することを特徴とする。
Claim (excerpt):
入力クロックに同期してシリアルに入力する複数のデータを、同一位相でパラレルに出力するシリアルパラレル変換回路において、前記複数のデータの入力タイミングにそれぞれ同期した複数のラッチ用クロックを生成するパルス生成回路と、前記複数のラッチ用クロックに応じて、前記複数のデータを順番にラッチする複数の保持用フリップフロップと、前記複数のデータの最後のデータが入力される時に同期した最後のラッチ用クロックに応じて、前記保持用フリップフロップが保持する前記複数のデータ及び前記最後に入力されるデータを並列にラッチする複数の出力ラッチ用フリップフロップとを有することを特徴とするシリアルパラレル変換回路。
IPC (2):
H03M 9/00 ,  H03K 3/037
FI (2):
H03M 9/00 C ,  H03K 3/037 Z
Patent cited by the Patent:
Cited by examiner (3)
  • 直並列変換回路
    Gazette classification:公開公報   Application number:特願平5-145885   Applicant:三菱電機株式会社
  • 特開昭57-132244
  • 特開昭57-132244

Return to Previous Page