Pat
J-GLOBAL ID:200903055253919218
インタレース表示制御回路
Inventor:
Applicant, Patent owner:
Agent (1):
▲柳▼川 信
Gazette classification:公開公報
Application number (International application number):1993176051
Publication number (International publication number):1995015691
Application date: Jun. 23, 1993
Publication date: Jan. 17, 1995
Summary:
【要約】【目的】 コストアップを招くことなく、良好な解像度でインタレース表示を可能とする。【構成】 制御回路5は垂直ドライバ4に水平同期信号の2倍の周波数のシフトクロックVCKを供給し、このシフトクロックVCKによって垂直ドライバ4を1水平期間中に2ライン続けて駆動する。第1フィールドの表示が終了すると、液晶表示パネル1の垂直480ラインには第1フィールドの映像信号240本分が各ライン夫々2ラインずつ書込まれる。制御回路5は第2フィールドの映像信号の表示を行うときに垂直ドライバ4に与えるスタートパルスVSPのタイミングを、第1フィールドの表示を行うときよりもシフトクロック1クロック分早く与える。
Claim (excerpt):
液晶表示パネルの行電極に接続された垂直ドライバと前記液晶表示パネルの列電極に接続された水平ドライバとを制御し、画像信号の偶数ラインのデータを示す第1フィールドの画像と前記画像信号の奇数ラインのデータを示す第2フィールドの画像とを前記液晶表示パネル上へ順次表示するインタレース表示制御回路であって、前記第1フィールドの画像及び前記第2フィールドの画像各々の互いに隣合うデータの平均値を前記液晶表示パネルの各ラインに表示するよう制御する制御手段を有することを特徴とするインタレース表示制御回路。
IPC (2):
H04N 5/66 102
, G09G 3/36
Patent cited by the Patent: