Pat
J-GLOBAL ID:200903057889276239

二重ディレクトリー仮想キャッシュ及びその制御方法

Inventor:
Applicant, Patent owner:
Agent (1): 斎藤 栄一
Gazette classification:公開公報
Application number (International application number):1996342315
Publication number (International publication number):1998091521
Application date: Nov. 18, 1996
Publication date: Apr. 10, 1998
Summary:
【要約】【課題】 本発明は、アドレス変換動作を行うことなく、仮想アドレスを使用して直接アクセスすることを可能にした二重ディレクトリー仮想キャッシュ及びその制御方法に関する。【解決手段】 マイクロプロセッサの要請により仮想アドレスによりアクセスされるキャッシュメモリにおいて、上記キャッシュメモリのキャッシュラインにデータを貯蔵するデータメモリ;仮想アドレスタグを貯蔵して、上記データメモリと並列にマイクロプロセッサの要請によりアクセスされる仮想タグメモリ:物理的アドレスタグにより上記仮想アドレスを物理的アドレスに変換させるアドレス変換手段及びバスモニタリングロジック回路に連結され物理的アドレスタグを貯蔵する物理的タグメモリ:上記仮想アドレスタグを上記物理的アドレスタグと関連させるポインターを包含するキャッシュメモリ。
Claim (excerpt):
マイクロプロセッサの要請により仮想アドレスによりアクセスされるキャッシュメモリにおいて、上記キャッシュメモリのキャッシュラインにデータを貯蔵するデータメモリ;仮想アドレスタグを貯蔵して、上記データメモリと並列にマイクロプロセッサの要請によりアクセスされる仮想タグメモリ:物理的アドレスタグにより上記仮想アドレスを物理的アドレスに変換させるアドレス変換手段及びバスモニタリングロジック回路に連結され物理的アドレスタグを貯蔵する物理的タグメモリ:上記仮想アドレスタグを上記物理的アドレスタグと関連させるポインターを包含するキャッシュメモリ。
IPC (3):
G06F 12/08 ,  G06F 12/08 310 ,  G06F 15/163
FI (3):
G06F 12/08 E ,  G06F 12/08 310 Z ,  G06F 15/16 320 K
Patent cited by the Patent:
Cited by examiner (5)
  • 特開昭62-266634
  • 特開平2-150938
  • 特開平2-234245
Show all

Return to Previous Page