Pat
J-GLOBAL ID:200903058854558270
液晶表示パネル
Inventor:
Applicant, Patent owner:
Agent (1):
杉村 次郎
Gazette classification:公開公報
Application number (International application number):1994248738
Publication number (International publication number):1996087026
Application date: Sep. 16, 1994
Publication date: Apr. 02, 1996
Summary:
【要約】【目的】 デルタ配列のカラー液晶表示装置において、開口率を低下させることなく不要な寄生容量を少なくし、且つ表示品位が悪化しないようにする。【構成】 ゲート電極15をデータライン12の直交部12aと重合しない位置に該データライン12の直交部12aと平行に隣のゲートラインとの中間点まで達しない長さに引き出して設け、且つゲート電極15と重合しない位置にソース電極22を設ける。この結果、開口率を低下させることなく不要な寄生容量を少なくすることができる。また、薄膜トランジスタ13のチャネル領域17aをセルフアライメントにより形成する。この結果、データライン12の左側と右側の薄膜トランジスタ13においてソース領域17bとゲート電極15との重なり部を同じとすることができ、したがってゲート・ソース間の寄生容量Cgsが同じとなり、光学特性も同じとなり、ひいては表示品位が悪化しないようにすることができる。
Claim (excerpt):
左右方向に直線状に配置されたゲートラインと、該ゲートラインと直交する直交部と該ゲートラインと平行する平行部を有し、上下方向に蛇行して配置されたデータラインと、該データラインの左側と右側に交互に接続された薄膜トランジスタと、該薄膜トランジスタに接続された画素電極とを備えた液晶表示パネルにおいて、前記左側の薄膜トランジスタと前記右側の薄膜トランジスタは、前記データラインを挾んで線対称的に設けられ、且つ前記データラインの直交部と重合しない位置に該データラインの直交部と平行に隣のデータラインとの中間点まで達しない長さに引き出されて設けられたゲート電極と、該ゲート電極と重合しない位置に設けられたソース電極とを有する構造であることを特徴とする液晶表示パネル。
Patent cited by the Patent:
Cited by examiner (6)
-
特開平4-003124
-
薄膜トランジスタパネル
Gazette classification:公開公報
Application number:特願平5-220935
Applicant:カシオ計算機株式会社
-
特開昭63-168052
-
薄膜トランジスタの製造方法
Gazette classification:公開公報
Application number:特願平4-261423
Applicant:株式会社東芝
-
特開平4-003124
-
特開昭63-168052
Show all
Return to Previous Page