Pat
J-GLOBAL ID:200903060285588675

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 小谷 悦司 (外2名)
Gazette classification:公開公報
Application number (International application number):1998137183
Publication number (International publication number):1999186253
Application date: May. 19, 1998
Publication date: Jul. 09, 1999
Summary:
【要約】 (修正有)【課題】LOCOS法におけるバーズビークの形成を防ぎ再現性にも優れて厚さが均等な分離物を形成し、同時に、この分離物が形成されても略平坦な表面を維持しつつ、分離物を形成するときに発生する応力や窒素成分の拡散を大幅に抑制して、半導体素子の品質を向上させる。【解決手段】半導体基板20上に形成された薄い酸化膜21とシリコン窒化膜22のマスク層を選択的にエッチングして開口部23を形成し、素子間分離物を形成したい部分の半導体基板20を、開口部23を介して露出させる。この開口部23の下方の半導体基板20に酸素イオンを斜めに打ち込み、その範囲がマスク層端部の下方に達するイオン注入領域24を形成する。さらに、熱酸化成長法を利用して、露出した部分の半導体基板20に素子間分離物となるフィールド酸化膜を形成する。さらに、そのマスク層を除去して半導体素子の分離物形成工程を完了する。
Claim (excerpt):
半導体素子の分離に使用される選択酸化法を用いた半導体装置の製造方法において、半導体基板の表面上にマスク層を形成する工程と、前記マスク層を選択的にエッチングして前記マスク層に開口部を形成する工程と、前記開口部下方の半導体基板に酸素イオンを斜めに打ち込んで、範囲が前記マスク層端部の下方に達するイオン注入領域を形成する工程と、熱酸化成長法を利用して、前記開口部を介して露出した半導体基板にフィールド酸化膜を形成する工程とを有することを特徴とする半導体装置の製造方法。
IPC (3):
H01L 21/316 ,  H01L 21/265 ,  H01L 21/76
FI (4):
H01L 21/94 A ,  H01L 21/265 J ,  H01L 21/76 M ,  H01L 21/76 R
Patent cited by the Patent:
Cited by examiner (1)
  • 半導体集積回路装置の製造方法
    Gazette classification:公開公報   Application number:特願平4-120312   Applicant:株式会社日立製作所, 日立超エル・エス・アイ・エンジニアリング株式会社

Return to Previous Page