Pat
J-GLOBAL ID:200903060610672920
ダイナミックランダムアクセスメモリ
Inventor:
Applicant, Patent owner:
Agent (1):
高矢 諭 (外2名)
Gazette classification:公開公報
Application number (International application number):1995319131
Publication number (International publication number):1997162365
Application date: Dec. 07, 1995
Publication date: Jun. 20, 1997
Summary:
【要約】【課題】 メモリキャパシタの絶縁膜等にある潜在的な不良を顕在化させる、デバイスのスクリーニングを能率良く行う。【解決手段】 通常動作モードでは、デコードされたアドレス信号Y0〜Y3によって、いずれか一対のビット線BL0〜BL3、(BL0バー)〜(BL3バー)のビット線対のみが、データ線DL、(DLバー)に接続される。一方、ストレス印加信号BTMが“1”となるストレス印加モードでは、すべてのビット線BL0〜BL3、(BL0バー)〜(BL3バー)が、データ線DL又は(DLバー)に接続され、ワード線WL0〜WL3で選択される、同時に4つのメモリセルMCにストレスを加えるためのビットデータの書き込みがなされる。ストレスを加えるためのビットデータの書き込みを能率良く行うことができる。
Claim (excerpt):
蓄積電荷によってビットデータを記憶する、マトリックス状に配置されたメモリキャパシタを用いたメモリセルを、行デコーダで駆動されたワード線、及び列セレクタで選択されたビット線によって選択し、該ビット線を経て書き込みアクセス、及び読み出しアクセスを行うようにしたダイナミックランダムアクセスメモリにおいて、通常動作モード、あるいは潜在的な不良のスクリーニングを行うためのストレス印加モードのいずれかの設定をするモード選択回路と、前記通常動作モードでは通常プレート電位を印加し、一方、前記ストレス印加モードでは、前記通常プレート電位を印加する際よりも前記メモリキャパシタに大きな電位差が生じるスクリーニングプレート電位を印加するプレート電位供給回路と、前記通常動作モードの書き込みアクセス時に選択されるビット数より多い、前記メモリキャパシタに対して同時に、蓄積電荷有りのビットデータの書き込みを行うスクリーニング書き込み回路とを備えたことを特徴とするダイナミックランダムアクセスメモリ。
IPC (3):
H01L 27/108
, H01L 21/8242
, G11C 11/401
FI (2):
H01L 27/10 681 C
, G11C 11/34 371 A
Patent cited by the Patent:
Cited by examiner (3)
-
特開昭64-052300
-
バーンイン時間を減少し初期故障を発生させる方法
Gazette classification:公開公報
Application number:特願平4-081873
Applicant:テキサスインスツルメンツインコーポレイテツド
-
ダイナミック型半導体メモリ
Gazette classification:公開公報
Application number:特願平4-121226
Applicant:ソニー株式会社
Return to Previous Page