Pat
J-GLOBAL ID:200903064783762165

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 深見 久郎 (外3名)
Gazette classification:公開公報
Application number (International application number):1995316553
Publication number (International publication number):1997162185
Application date: Dec. 05, 1995
Publication date: Jun. 20, 1997
Summary:
【要約】【課題】 トラップサイトを低減し、絶縁特性に優れた絶縁膜を形成する方法を得る。【解決手段】 ジクロロシランと亜酸化窒素とを含むガスを反応させて半導体基板上にシリコン酸化膜を形成する。引続き、1TorrのN2 雰囲気中で温度900°Cのアニール1を施し、さらに、大気圧のN2 O雰囲気中で温度900°Cのアニール2を施す。これにより、Si-OH結合、Si-H結合からHが脱離し、その結合端にOまたはNが結合する。このため、トラップサイトが減少し、電気的特性に優れたシリコン酸化膜を形成することができる。
Claim (excerpt):
半導体基板上にSiとOとを含む絶縁膜を成膜した後、前記半導体基板に、圧力1Torr以下の不活性ガス雰囲気中の下で、時間5分以上30分以下、温度成膜温度以上1000°C以下の第1の熱処理をする工程と、前記第1の熱処理後、さらに、圧力1Torr以上大気圧以下のNOまたはN2 O雰囲気中の下で、時間5分以上30分以下、温度成膜温度以上1000°C以下の第2の熱処理をする工程とを含む半導体装置の製造方法。
IPC (2):
H01L 21/318 ,  H01L 21/316
FI (3):
H01L 21/318 C ,  H01L 21/316 X ,  H01L 21/316 P

Return to Previous Page