Pat
J-GLOBAL ID:200903067897220981

LEDヘッド駆動回路

Inventor:
Applicant, Patent owner:
Agent (1): 川合 誠 (外1名)
Gazette classification:公開公報
Application number (International application number):1994316556
Publication number (International publication number):1996169139
Application date: Dec. 20, 1994
Publication date: Jul. 02, 1996
Summary:
【要約】【目的】ポリシリコンフューズを各ドライバICごとに切断する工程が不要になり、ドライバICを交換する必要がないようにする。【構成】複数のLED素子13から成るLEDアレイ12と、該印字データ信号を格納するシフトレジスタ回路16と、該シフトレジスタ回路16に格納された画素データをラッチするラッチ回路17と、該ラッチ回路17の出力に対応する印字情報信号を出力するゲート回路18と、印字情報信号に対応させて前記各LED素子13を点滅させるドライバ回路19と、定電流を発生させ、前記ドライバ回路19に供給する定電流回路103と、該定電流回路103に接続され、複数の抵抗を備えた補正ゲート回路102とを有する。そして、該補正ゲート回路102は、補正データが入力されると、該補正データに対応させて前記抵抗の組合せの合成抵抗値を変え、前記定電流を変更する。
Claim (excerpt):
(a)複数のLED素子から成るLEDアレイと、(b)印字データ信号が入力され、該印字データ信号を各LED素子に対応させて格納するシフトレジスタ回路と、(c)ロード信号が入力され、前記シフトレジスタ回路に格納された画素データをラッチするラッチ回路と、(d)ストローブ信号が入力され、前記ラッチ回路の出力に対応する印字情報信号を出力するゲート回路と、(e)前記印字情報信号が入力され、該印字情報信号に対応させて前記各LED素子を点滅させるドライバ回路と、(f)定電流を発生させ、前記ドライバ回路に供給する定電流回路と、(g)該定電流回路に接続され、複数の抵抗を備えた補正ゲート回路とを有するとともに、(h)該補正ゲート回路は、補正データが入力され、該補正データに対応させて前記抵抗の組合せの合成抵抗値を変えることを特徴とするLEDヘッド駆動回路。
IPC (5):
B41J 2/44 ,  B41J 2/45 ,  B41J 2/455 ,  H01L 33/00 ,  H04N 1/036
Patent cited by the Patent:
Cited by examiner (3)
  • 特開昭63-280568
  • 特開昭63-280568
  • 能動フィルタ回路
    Gazette classification:公開公報   Application number:特願平5-037691   Applicant:日本電気株式会社

Return to Previous Page