Pat
J-GLOBAL ID:200903070185916778
A/D変換装置及びA/D変換方法
Inventor:
,
Applicant, Patent owner:
Agent (3):
森 哲也
, 内藤 嘉昭
, 崔 秀▲てつ▼
Gazette classification:公開公報
Application number (International application number):2003341618
Publication number (International publication number):2005109963
Application date: Sep. 30, 2003
Publication date: Apr. 21, 2005
Summary:
【課題】 A/D変換装置での消費電力を必要ビット数に応じて抑制して、電池寿命を向上させる。【解決手段】 変調されて送信されるフレームフォーマットを受信して復調する復調方式に適用するフレームフォーマットに応じて必要ビット数が異なるA/D変換装置において、夫々異なる参照電圧が入力され、入力された参照電圧と受信信号とを比較する所定数の比較器CP1〜CP7と、該比較器から出力される比較出力をデコードしてデジタルデータに変換するデコーダDCと、フレームフォーマットに基づいて処理ビット数を検出するビット数検出回路6と、該ビット数検出回路6で検出したビット数に応じて必要数以外の比較器の作動を停止させ作動停止制御回路7とを備えている。【選択図】 図1
Claim (excerpt):
変調されて送信されるフレームフォーマットを受信して復調する復調方式に適用するフレームフォーマットに応じて必要ビット数が異なるA/D変換装置において、
夫々異なる参照電圧が入力され、入力された参照電圧と受信信号とを比較する所定数の比較器と、該比較器から出力される比較出力をデコードしてデジタルデータに変換するデコード手段と、前記フレームフォーマットに基づいて処理ビット数を検出するビット数検出手段と、該ビット数検出手段で検出したビット数に応じて必要数以外の比較器の作動を停止させる作動停止手段とを備えていることを特徴とするA/D変換装置。
IPC (1):
FI (1):
F-Term (6):
5J022AA06
, 5J022BA06
, 5J022CB02
, 5J022CD03
, 5J022CF01
, 5J022CF07
Patent cited by the Patent:
Return to Previous Page