Pat
J-GLOBAL ID:200903071813200929

ビット誤り率測定方法およびその装置

Inventor:
Applicant, Patent owner:
Agent (1): 高橋 友二 (外1名)
Gazette classification:公開公報
Application number (International application number):1996144906
Publication number (International publication number):1997307531
Application date: May. 16, 1996
Publication date: Nov. 28, 1997
Summary:
【要約】【課題】 例えばセルラー方式移動電話装置でハンドオーバ時の基地局選択のパラメータとしてビット誤り率を用いる場合、従来では不必要なデータを送信したり、誤り訂正符号を付加したりする必要があった。【解決手段】 送信側から送られてくる同期ワードと同じ内容をビットレジスタ4に格納しておき、送信側からの同期ワードを逐次シフトレジスタ3に格納し、上記ビットレジスタ4の内容と上記シフトレジスタ3の内容とを各ビットごとに比較器5で比較して通信回線のビット誤り率を測定する。
Claim (excerpt):
受信側で、送信側から送られてくる同期ワードと同じ内容をビットレジスタに格納しておき、送信側からの同期ワードを逐次シフトレジスタに格納し、上記ビットレジスタの内容と上記シフトレジスタの内容とを各ビットごとに比較して通信回線のビット誤り率を測定するビット誤り率測定方法。
IPC (2):
H04L 1/00 ,  H04Q 7/22
FI (2):
H04L 1/00 C ,  H04B 7/26 108
Patent cited by the Patent:
Cited by examiner (5)
  • 特開平4-339362
  • パターンの一致/不一致検出回路
    Gazette classification:公開公報   Application number:特願平4-252181   Applicant:安藤電気株式会社
  • 特開昭62-002730
Show all

Return to Previous Page