Pat
J-GLOBAL ID:200903073498546989

半導体パッケ-ジ

Inventor:
Applicant, Patent owner:
Agent (1): 若林 邦彦
Gazette classification:公開公報
Application number (International application number):1996343461
Publication number (International publication number):1998189636
Application date: Dec. 24, 1996
Publication date: Jul. 21, 1998
Summary:
【要約】【課題】 特に入出力数が少ない半導体チップに適した小型の半導体パッケ-ジを提供する。【解決手段】 本発明半導体パッケ-ジでは、外部接続端子8は、半導体チップ5の周辺部に配置され、ベース基板1に設けられた貫通孔3を封孔して成るワイヤ接続用端子パターン2上に直接形成される。すなわち、絶縁ベース基板に保持されたワイヤ接続用端子パターンを介して、ベース基板平面上の同一箇所にワイヤ接続部と外部接続端子とが形成される。この場合、ワイヤ接続用端子パターン2を形成する面は絶縁ベース基材1に搭載される半導体チップ5と反対側(図1)でも同一側でも良い。
Claim (excerpt):
(a)可とう性を有する絶縁ベース基板、絶縁ベース基板の一方の面に半導体チップ電極とワイヤボンド接続される端子部が形成された半導体チップ搭載用基板、(b)端子部が形成された箇所の絶縁ベ-ス基板には貫通孔が形成されており、(c)絶縁ベース基板の前記端子部が形成された前記一方の面の反対の面に半導体チップ搭載領域部が形成されており、半導体チップは半導体チップ搭載領域部に接着材を介して接着されており、半導体チップ電極は前記端子部と前記貫通孔を経由して絶縁ベース基板の前記一方の面の反対の面に露出している面でワイヤボンド接続された半導体チップ、(d)半導体チップを封止する封止樹脂(e)絶縁ベ-ス基板の前記端子部に設けられた外部接続端子とにより構成されることを特徴とする半導体パッケージ。
IPC (2):
H01L 21/60 301 ,  H01L 21/60 311
FI (2):
H01L 21/60 301 A ,  H01L 21/60 311 Q
Patent cited by the Patent:
Cited by examiner (5)
Show all

Return to Previous Page