Pat
J-GLOBAL ID:200903074205934340

LSIのタイミング劣化シミュレーション装置およびシミュレーション方法、並びにLSIネットリスト

Inventor:
Applicant, Patent owner:
Agent (1): 前田 弘 (外2名)
Gazette classification:公開公報
Application number (International application number):1998019856
Publication number (International publication number):1999219380
Application date: Jan. 30, 1998
Publication date: Aug. 10, 1999
Summary:
【要約】【課題】 LSIの設計において信頼性に対する過剰な仕様を回避すべく、実際のLSIの経時的劣化を配線間のカップリングノイズの影響を加味しながら、設計段階において予測し、LSIの劣化後の動作をシミュレーションする装置および方法を提供する。【解決手段】 信頼性ライブラリ生成装置1は、回路信頼性シミュレータ4を駆動して、各回路セルの特性劣化度合の所定の動作条件に対する依存性を表す信頼性ライブラリ6を生成する。セル遅延劣化推定手段2は、配線間のカップリングノイズの影響を加味しながら、LSIの各回路セルの遅延の経時的な劣化度合11を信頼性ライブラリ6を参照しつつ推定する。LSIタイミング劣化推定手段18は、劣化後のLSIにおける各回路セルの遅延をセル遅延劣化度合11に基づいて推定し、劣化後LSIタイミング14を生成する。論理シミュレータ15は劣化後LSIタイミング14を基にして、LSIの劣化後の動作をシミュレーションする。このためシミュレーションによって、LSIの各信号パスのタイミングの劣化が実際の動作に即して精度良く表現される。
Claim (excerpt):
LSIの経時的劣化を設計段階において予測し、LSIの劣化後の動作をシミュレーションするLSIのタイミング劣化シミュレーション装置であって、対象とするLSIを構成する各回路セルの遅延の経時的な劣化度合を、回路セルの特性劣化度合の所定の動作条件に対する依存性を表す信頼性ライブラリを参照しつつ、前記LSIの動作時における当該回路セルの前記所定の動作条件の値に基づいて、推定するセル遅延劣化推定手段と、前記セル遅延劣化推定手段によって推定された各回路セルの遅延劣化度合に基づいて、経時的に劣化した前記LSIにおける各回路セルの遅延を推定するLSIタイミング劣化推定手段とを備え、前記LSIタイミング劣化推定手段によって推定された,劣化後の前記LSIにおける各回路セルの遅延に基づいて、前記LSIの劣化後の動作をシミュレーションするものであり、前記セル遅延劣化推定手段は、配線間のカップリングノイズの影響を加味して、各回路セルの遅延の経時的な劣化度合を推定するものであることを特徴とするLSIのタイミング劣化シミュレーション装置。
IPC (2):
G06F 17/50 ,  H01L 21/82
FI (3):
G06F 15/60 668 A ,  G06F 15/60 666 S ,  H01L 21/82 C
Patent cited by the Patent:
Cited by examiner (4)
Show all

Return to Previous Page