Pat
J-GLOBAL ID:200903078996886454

アナログデジタル変換器およびアナログデジタル変換装置

Inventor:
Applicant, Patent owner:
Agent (1): 森下 賢樹
Gazette classification:公開公報
Application number (International application number):2006023706
Publication number (International publication number):2006262448
Application date: Jan. 31, 2006
Publication date: Sep. 28, 2006
Summary:
【課題】分解能を可変としつつ、低消費電力化を実現することのできるアナログデジタル変換技術を提供することにある。【解決手段】本発明のアナログデジタル変換装置100において、アナログデジタル変換器10は、アナログ入力信号とリファレンス信号の電位を比較する比較器を複数個並列に接続した並列型のADCとして構成される。制御器90は、アナログデジタル変換器10の分解能を制御する制御信号を生成する。具体的に制御器90は、制御信号により動作させる比較器(CMP)の個数を制御して、分解能を決定する。補間回路40は、分解能に応じて動作させない比較器の出力データを補間する。最高分解能よりも低い分解能でアナログデジタル変換器10を動作させる場合、制御器90は、隣接する比較器同士を動作させない。【選択図】図2
Claim (excerpt):
アナログ入力信号とリファレンス信号の電位を比較する比較器を複数個並列に接続したアナログデジタル変換器であって、外部制御信号により動作させる比較器の個数を変化させることで、分解能を可変とするアナログデジタル変換器。
IPC (1):
H03M 1/36
FI (1):
H03M1/36
F-Term (7):
5J022AA06 ,  5J022BA06 ,  5J022CA08 ,  5J022CD03 ,  5J022CF01 ,  5J022CF07 ,  5J022CG01
Patent cited by the Patent:
Cited by applicant (1) Cited by examiner (3)

Return to Previous Page