Pat
J-GLOBAL ID:200903087561443916

半導体装置およびその作製方法

Inventor:
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1994253080
Publication number (International publication number):1995169974
Application date: Sep. 19, 1994
Publication date: Jul. 04, 1995
Summary:
【要約】 (修正有)【目的】 薄膜トランジスタにおいて、ソース/ドレイン領域に高抵抗不純物領域(HRDまたは低濃度不純物領域)を自己整合的に形成する方法を提供する。【構成】 ゲイト電極105上面にマスク106を残し、比較的低い電圧でポーラスな第1の陽極酸化膜107をゲイト電極の側面に成長させる。この陽極酸化膜をマスクとしてゲイト絶縁膜104′をエッチングする。必要に応じては比較的高い電圧でバリア型の第2の陽極酸化膜108をゲイト電極の側面および上面に形成する。第1の陽極酸化膜を選択的にエッチングする。不純物ドーピングをおこなうと、ゲイト電極の下部にはドーピングされず、ゲイト電極に近い領域では、不純物濃度の低い高抵抗領域111,112となる。ゲイト電極から遠い領域では、不純物濃度の高い低抵抗領域110,113となる。
Claim (excerpt):
絶縁表面上に形成された薄膜トランジスタにおいて、ゲイト電極と、ゲイト電極の下に存在する真性または実質的に真性のチャネル形成領域と、前記チャネル形成領域に隣接した1対の高抵抗不純物領域と、前記低濃度領域の外側に設けられた1対の低抵抗不純物領域とを有し、かつ、前記高抵抗不純物領域はゲイト絶縁膜下に設けられ、かつ、ゲイト絶縁膜の端部は前記低抵抗不純物領域と高抵抗不純物領域との境界またはその近傍に存在することを特徴とする半導体装置。
IPC (2):
H01L 29/786 ,  H01L 21/336
FI (3):
H01L 29/78 311 P ,  H01L 29/78 311 S ,  H01L 29/78 311 G
Patent cited by the Patent:
Cited by examiner (7)
  • 特開昭58-142566
  • 特開平2-159730
  • MIS型電界効果トランジスタの製造方法
    Gazette classification:公開公報   Application number:特願平4-027750   Applicant:富士通株式会社
Show all

Return to Previous Page