Pat
J-GLOBAL ID:200903089635137238

静電対策表面実装型LED

Inventor:
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1999202499
Publication number (International publication number):2001036140
Application date: Jul. 16, 1999
Publication date: Feb. 09, 2001
Summary:
【要約】 (修正有)【課題】実装するための絶縁性基板面積が大きく超小型で且つ静電対策を施した表面実装型LED提供する。【解決手段】絶縁性基板表面に第一の端子電極1と第二の端子電極2を配置して、絶縁性基板10の表面に窒化ガリウム系化合物半導体3を実装し、窒化ガリウム系化合物半導体3に設けられたp型電極8およびn型電極9と第一の端子電極1および第二端子電極2に夫々電気的に接続され、絶縁性基板10の下部に第一の端子電極1および第二の端子電極2と導通する第一および第二の下部端子電極1a、2aが設けられ、窒化ガリウム系化合物半導体3の保護素子5を第一及び第二の下部端子電極1a、2aに電気的に接続して絶縁性基板の表面の略中心位置に窒化ガリウム系化合物半導体3を配置し、電気的接続が導電性ワイヤ4や、少なくとも導電性のバンプまたは、導電性ペ-スト、異方性導電膜によって行われる静電対策表面実装型LED。
Claim (excerpt):
化合物半導体を実装する静電対策表面実装型LEDにおいて、絶縁性基板表面に第一の端子電極と第二の端子電極を配置して、該絶縁性基板の表面に前記化合物半導体を実装し、該化合物半導体に設けられたp型電極およびn型電極と該第一の端子電極および第二端子電極に夫々電気的に接続され、該絶縁性基板の下部に該第一の端子電極および第二の端子電極と導通する第一および第二の下部端子電極が設けられ、該化合物半導体の保護素子を該第一及び第二の下部端子電極に電気的に接続して設けたことを特徴とする静電対策表面実装型LED。
FI (2):
H01L 33/00 C ,  H01L 33/00 N
F-Term (17):
5F041AA21 ,  5F041AA23 ,  5F041AA25 ,  5F041CA34 ,  5F041CA35 ,  5F041CA37 ,  5F041CA46 ,  5F041DA02 ,  5F041DA04 ,  5F041DA07 ,  5F041DA12 ,  5F041DA20 ,  5F041DA43 ,  5F041DA44 ,  5F041DA55 ,  5F041DA83 ,  5F041DB09
Patent cited by the Patent:
Cited by examiner (6)
Show all

Return to Previous Page