Pat
J-GLOBAL ID:200903096466972536

圧電トランスの駆動回路および圧電トランス実装基板

Inventor:
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1999120914
Publication number (International publication number):2000312038
Application date: Apr. 28, 1999
Publication date: Nov. 07, 2000
Summary:
【要約】【課題】 圧電トランスの駆動回路での電圧検知をより簡便に行うことができる圧電トランスの駆動回路および実装基板を提供する。【解決手段】 圧電トランスが実装される基板に、圧電トランスの出力が接続される出力電極が形成されており、該基板に、前記圧電トランスの出力電極に対向する出力電圧検出用容量形成パターンを形成し、該出力電圧検出用容量形成パターンと前記出力電極との間の容量を過電圧検出回路に接続する。
Claim (excerpt):
圧電トランスが実装される基板に、圧電トランスの出力が接続される出力電極が形成され、該基板に、前記圧電トランスの出力電極に対向する出力電圧検出用容量形成パターンが形成され、該出力電圧検出用容量形成パターンと前記出力電極との間の容量を過電圧検出回路に接続することを特徴とする圧電トランスの駆動回路。
Patent cited by the Patent:
Cited by examiner (4)
Show all

Return to Previous Page