Pat
J-GLOBAL ID:200903096958004403

表示素子基板用半導体装置

Inventor:
Applicant, Patent owner:
Agent (1): 鈴木 晴敏
Gazette classification:公開公報
Application number (International application number):1993317342
Publication number (International publication number):1995146491
Application date: Nov. 24, 1993
Publication date: Jun. 06, 1995
Summary:
【要約】【目的】 表示素子基板用半導体装置に設けられる付加容量の大容量化を図る。【構成】 表示素子基板用半導体装置は絶縁基板4を用いて構成されており、その上にはマトリクス状に配列した画素電極1、個々の画素電極を駆動するスイッチング素子2及び各画素電極1に対応する付加容量3とが集積形成されている。スイッチング素子2が形成された下層領域と、画素電極1が形成された上層領域との間に平坦化層5からなる中層領域が介在している。付加容量3は、平坦化層5に設けられたトレンチ6内に形成されている。付加容量3は第一金属電極膜7、誘電体膜8及び第二金属電極膜9からなる積層構造を有している。
Claim (excerpt):
マトリクス状に配列した画素電極、個々の画素電極を駆動するスイッチング素子及び各画素電極に対応する付加容量とが絶縁基板上に集積形成された表示素子基板用半導体装置において、該スイッチング素子が形成された下層領域と、該画素電極が形成された上層領域との間に平坦化層からなる中層領域が介在しており、前記付加容量は、該中層領域に形成されている事を特徴とする表示素子基板用半導体装置。
IPC (3):
G02F 1/136 500 ,  G02F 1/1343 ,  H01L 29/786
Patent cited by the Patent:
Cited by examiner (8)
  • 特開平4-326330
  • 特開平3-288824
  • 液晶表示装置
    Gazette classification:公開公報   Application number:特願平3-186685   Applicant:ソニー株式会社
Show all

Return to Previous Page