Pat
J-GLOBAL ID:200903097115195351

マスクROM

Inventor:
Applicant, Patent owner:
Agent (1): 則近 憲佑
Gazette classification:公開公報
Application number (International application number):1992081238
Publication number (International publication number):1993283655
Application date: Apr. 03, 1992
Publication date: Oct. 29, 1993
Summary:
【要約】【構成】本発明のマスクROMは、メインビット線と接続されるメモリセルブロックを選択する複数の第1のブロック選択線と、仮想接地線と接続されるメモリセルブロックを選択する複数の第2のブロック選択線とを具備し、第1のブロック選択線と第2のブロック選択線とがメモリセルブロックを挟んで交互に配列される。【効果】本発明を用いると、1ブロック中に多数のワード線を設けることが出来、センスアンプのマージンに影響を与えず、さらに、選択信号線の本数を減らして単位ビットあたりの面積が小さなマスクROMを提供できる。
Claim (excerpt):
メインビット線と仮想接地線と複数のメモリセルからなる複数のメモリセルブロックとを有するマスクROMにおいて、前記複数のメモリセルブロックのうち前記メインビット線と接続されるメモリセルブロックを選択する複数の第1のブロック選択線と、前記複数のメモリセルブロックのうち前記仮想接地線と接続されるメモリセルブロックを選択する複数の第2のブロック選択線とを具備し、前記第1のブロック選択線と前記第2のブロック選択線とが前記メモリセルブロックを挟んで交互に配列されることを特徴とするマスクROM。
IPC (2):
H01L 27/112 ,  G11C 17/12
FI (2):
H01L 27/10 433 ,  G11C 17/00 304 B
Patent cited by the Patent:
Cited by examiner (1)

Return to Previous Page