Pat
J-GLOBAL ID:200903097363566005

回路設計方法及び記憶媒体

Inventor:
Applicant, Patent owner:
Agent (1): 後藤 洋介 (外2名)
Gazette classification:公開公報
Application number (International application number):1997101189
Publication number (International publication number):1998294375
Application date: Apr. 18, 1997
Publication date: Nov. 04, 1998
Summary:
【要約】【課題】 消費電力が小さく、且つ、チップ面積も小さな論理回路を設計する設計方法を提供することである。【解決手段】 クロックによってオン、オフを行うフリップフロップを含む論理回路の設計方法において、入力されるクロックをイネーブル信号によって、ゲートし、クロックによるフリップフロップのオン、オフ動作の回数を減少させるようなゲートクロック化された論理回路を自動的に生成する回路設計方法が得られる。また、ゲートクロック化された論理回路を自動的に生成する論理設計ツールを格納した記録媒体が得られる。
Claim (excerpt):
タイミングクロックによってオン、オフするフリップフロップ、及び、フィードバックループとを有し、イネーブル信号にしたがって動作する論理回路部分を自動的に抽出する段階と、前記タイミングクロックを前記イネーブル信号によってゲートし、ゲーテッドクロック化する段階とを含み、これによって、前記タイミングクロックによるフリップフロップの変化の回数を削減することを特徴とする回路設計方法。
IPC (5):
H01L 21/82 ,  G06F 17/50 ,  H01L 27/04 ,  H01L 21/822 ,  H03K 3/02
FI (5):
H01L 21/82 W ,  H03K 3/02 Z ,  G06F 15/60 656 R ,  G06F 15/60 658 T ,  H01L 27/04 D
Patent cited by the Patent:
Return to Previous Page