Pat
J-GLOBAL ID:201703015038057346
電気回路
Inventor:
,
,
Applicant, Patent owner:
Agent (1):
折坂 茂樹
Gazette classification:公開公報
Application number (International application number):2016095138
Publication number (International publication number):2017204724
Application date: May. 11, 2016
Publication date: Nov. 16, 2017
Summary:
【課題】低いコストでコモンモードノイズを抑制可能な電気回路を提供する。【解決手段】電源と、電源の一端に出力抵抗を介して一端が接続される第1分布定数線路と、電源の他端に一端が接続される第2分布定数線路と、第1分布定数線路の他端と第2分布定数線路の他端との間に接続される負荷抵抗と、を備える電気回路において、第1分布定数線路と第2分布定数線路の双方と平行に配置される第3分布定数線路を更に備え、第3分布定数線路の一端が、第1抵抗を介して電源の他端に接続される。【選択図】図1
Claim (excerpt):
電源と、
前記電源の一端に出力抵抗を介して一端が接続される第1分布定数線路と、
前記電源の他端に一端が接続される第2分布定数線路と、
前記第1分布定数線路の他端と前記第2分布定数線路の他端との間に接続される負荷抵抗と、
を備える電気回路であって、
前記第1分布定数線路と前記第2分布定数線路の双方と平行に配置される第3分布定数線路を更に備え、
前記第3分布定数線路の一端が、第1抵抗を介して前記電源の他端に接続される
ことを特徴とする電気回路。
IPC (2):
FI (2):
F-Term (6):
5K046AA03
, 5K046PS51
, 5K052BB15
, 5K052DD01
, 5K052FF38
, 5K052GG35
Return to Previous Page