文献
J-GLOBAL ID:201702282186152022   整理番号:17A0754791

新システムパイプライン設計を用いた8K H.265/HEVCビデオデコーダチップ【Powered by NICT】

An 8K H.265/HEVC Video Decoder Chip With a New System Pipeline Design
著者 (11件):
資料名:
巻: 52  号:ページ: 113-126  発行年: 2017年 
JST資料番号: B0761A  ISSN: 0018-9200  CODEN: IJSCBC  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
8K超HDは次世代ビデオ仕様として推進されている。高効率ビデオ符号化(HEVC)規格は2倍圧縮比と8Kの実現可能性を大きく増強するが,その実装は挑戦,超高速要求とピクセル当たりの複雑性の増加による。後者はHEVC(高効率映像符号化の新しい特徴に由来する。システムレベルでは,それらの最も挑戦的なは拡大し,高度に可変サイズ符号化/予測/変換ユニット,パイプラインバッファとパイプライン利用を維持困難オンチップメモリの必要性を有意に増加させるものである。非統一と可変粒度で作動するシステムパイプラインを特徴とするHEVC復号器チップを提示した。パイプラインは新しいブロックでブロックした待ち行列システムとパラメータ配信ネットワークを持つオンチップメモリを節約し,処理部品のオーバヘッド自由および完全パイプライン動作を可能にした。種々のコンポーネントレベル最適化と組み合わせたシステムパイプライン設計を用いて,40nmにおける提案されたデコーダはHEVC(高効率映像符号化の低遅延P配置4Gpixels/sまたは8K,120フレーム/秒の最大スループットを達成し,以前の研究よりも7.5~55倍速かった。低遅延とランダムアクセス配置のための8K,60フレーム/秒を支持した。正規化比較では,3.1~3.6倍良好な面積効率と31%~55%の優れたエネルギー効率を示した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  AD・DA変換回路 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る