特許
J-GLOBAL ID:201303068500588324
アナログ-デジタル変換器及びアナログ信号をデジタル信号に変換する方法
発明者:
,
,
出願人/特許権者:
代理人 (5件):
青木 篤
, 鶴田 準一
, 水谷 好男
, 森 啓
, 遠藤 力
公報種別:公開公報
出願番号(国際出願番号):特願2011-207602
公開番号(公開出願番号):特開2013-070255
出願日: 2011年09月22日
公開日(公表日): 2013年04月18日
要約:
【課題】製造ばらつきによる誤動作が少ないAD変換器を提供することを目的とする。【解決手段】本発明に係るAD変換器1は、アナログ入力信号を所定の分解能を有するデジタル信号に変換するサイクリック型のアナログデジタル変換器であって、入力される第1アナログ信号の大きさとしきい値とを比較して該比較結果を示すデジタル値を出力する比較部13と、第1アナログ信号を1よりも大きく2よりも小さいβ倍に増幅するとともに比較部の比較結果に応じて所定の演算を実行して第2アナログ信号を出力するMDAC部14とを備えるデジタル近似部10と、MSBを演算するときはアナログ入力信号を、又MSBを演算するとき以外は第2アナログ信号を第1アナログ信号として出力するマルチプレクサ20と、βの値を推定するβ推定部30と、比較部が出力するデジタル値を順次取り込んでデジタル信号として出力するデジタル信号出力部40とを有する。【選択図】図1
請求項(抜粋):
入力されるアナログ入力信号を所定の分解能を有するデジタル信号に変換するサイクリック型のアナログデジタル変換器であって、
入力される第1アナログ信号の大きさとしきい値とを比較して該比較結果を示すデジタル値を出力する比較部と、前記第1アナログ信号をβ倍に増幅するとともに前記比較部の比較結果に応じて所定の演算を実行して第2アナログ信号を出力する乗算型デジタルアナログ変換部とを備えるデジタル近似部と、
最上位ビットを演算するときはアナログ入力信号を前記第1アナログ信号として出力し、かつ最上位ビットを演算するとき以外は前記第2アナログ信号を前記第1アナログ信号として出力するマルチプレクサと、
前記βの値を推定するβ推定部と、
前記比較部が出力する前記デジタル値を順次取り込んで、推定したβの値に基づいてデジタル信号として出力するデジタル信号出力部と、
を有し、前記βの値は、1よりも大きく2よりも小さい値であることを特徴とするアナログデジタル変換器。
IPC (1件):
FI (1件):
Fターム (8件):
5J022AA16
, 5J022BA03
, 5J022BA04
, 5J022CA07
, 5J022CB06
, 5J022CC03
, 5J022CF01
, 5J022CF08
引用文献:
出願人引用 (5件)
全件表示
審査官引用 (5件)
全件表示
前のページに戻る