研究者
J-GLOBAL ID:201001043963525117
更新日: 2020年08月30日
堀田 正生
ホッタ マサオ | Hotta Masao
所属機関・部署:
東京都市大学 知識工学部 情報通信工学科 東京都市大学 知識工学部 情報通信工学科
東京都市大学 知識工学部 情報通信工学科 東京都市大学 知識工学部 情報通信工学科 について
「東京都市大学 知識工学部 情報通信工学科 東京都市大学 知識工学部 情報通信工学科」ですべてを検索
機関情報を見る
その他の所属(所属・部署名・職名) (1件):
東京都市大学
大学院工学研究科 情報工学専攻 東京都市大学 大学院工学研究科 情報工学専攻 教授
研究分野 (1件):
電子デバイス、電子機器
研究キーワード (8件):
集積回路
, 電子回路
, アナログ回路
, アナログ・デジタル混載システムLSI
, Integrated Circuits
, Electronic Circuits
, Analog Citcuits
, Analog-Digital Mixed-Siganal System LSI
競争的資金等の研究課題 (2件):
2006 - 集積化アナログ回路の高性能化に関する研究
2006 - Study on High-performance Analog Integrated Crcuits
MISC (127件):
小川智彦, 松浦達治, 小林春夫, 高井伸和, 堀田正生, 傘昊, 阿部彰, 八木勝義, 森俊彦. 逐次比較近似ADCコンパレータ・オフセット影響の冗長アルゴリズムによるディジタル補正技術. 電子情報通信学会論文誌C. 2011. vol.J94-C. No.3. 1-11
T. Ogawa, T. Matsuura, H. Kobayashi, N. Takai, M. Hotta, H. San, A. Abe, K. Yagi, T. Mori. Non-binary SAR ADC with Digital Compensation for Comparator Offset Effects. The Transactions of IEICE C. 2011. vol.J94-C. No.3. 1-11
Masao Hotta, Masayuki Kawakami, Haruo Kobayashi, Hao San, Nobukazu Takai, Tatsuji Matsuura, Akira Abe, Katsuyoshi Yagi, Toshihiko Mori. SAR ADC Architecture with Digital Error Correction. IEEJ TRANSACTIONS ON ELECTRICAL AND ELECTRONIC ENGINEERING. 2010. 5. 6. 651-659
Masao Hotta, Masayuki Kawakami, Haruo Kobayashi, Hao San, Nobukazu Takai, Tatsuji Matsuura, Akira Abe, Katsuyoshi Yagi, Toshihiko Mori. SAR ADC Architecture with Digital Error Correction. IEEJ TRANSACTIONS ON ELECTRICAL AND ELECTRONIC ENGINEERING. 2010. 5. 6. 651-659
Koichi Ono, Takeshi Ohkawa, Masahiro Segami, Masao Hotta. A Cascaded Folding ADC Based on Fast-Settling 3-Degree Folders with Enhanced Reset Technique. IEICE TRANSACTIONS ON ELECTRONICS. 2010. E93C. 3. 288-294
もっと見る
特許 (2件):
Sequential Comparison-type AD Converter Having Small Size and Realizing High Speed Operation
Sequential Comparison-type AD Converter Having Small Size and Realizing High Speed Operation
書籍 (3件):
システムLSIのためのアナログ集積回路設計技術
培風館 2003
アナログ回路
オーム社 1998
超LSIのためのアナログ集積回路設計技術
培風館 1990
講演・口頭発表等 (5件):
冗長性をもった逐次比較形AD変換方式の比較
(電子情報通信学会総合大会 2011)
センサネット用データ・アクイジション・システムの検討
(電子情報通信学会総合大会 2011)
A study on data acquisition system for sensor net
(The 2011 IEICE General Conference 2011)
A comparison of successive approximation ADCs with redundancy
(The 2011 IEICE General Conference 2011)
高精度ADC
(電子情報通信学会総合大会 2009)
Works (4件):
最先端研究開発支援プログラム-β変換に基づくA/D D/A変換回路の集積回路化に対する諸検討
2011 - 2011
科研費-自己校正技術を用いたアナログ-デジタル/デジタル-アナログ変換技術の研究
2009 - 2011
受託研究費-High-precision Analog-to-Digital Converter (ADC)
2010 - 2010
Funded Research-High-precision Analog-to-Digital Converter (ADC)
2010 - 2010
学歴 (1件):
- 1976 北海道大学 工学研究科 電子工学専攻
学位 (1件):
工学博士 (北海道大学)
委員歴 (3件):
2008 - 電子情報通信学会 委員
2007 - 電子情報通信学会 委員
1996 - 1997 電気学会 委員
受賞 (2件):
2009 - 2009 IEEJ International Analog VLSI Workshop Best Paper Award
2009 - 2009 IEEJ International Analog VLSI Workshop Best Paper Award
所属学会 (3件):
電気学会
, 電子情報通信学会
, IEEE
※ J-GLOBALの研究者情報は、
researchmap
の登録情報に基づき表示しています。 登録・更新については、
こちら
をご覧ください。
前のページに戻る
TOP
BOTTOM