研究者
J-GLOBAL ID:200901072503838035
更新日: 2020年09月01日
片下 敏宏
カタシタ トシヒロ | Katashita Toshihiro
所属機関・部署:
国立研究開発法人産業技術総合研究所 ナノエレクトロニクス研究部門
国立研究開発法人産業技術総合研究所 ナノエレクトロニクス研究部門 について
「国立研究開発法人産業技術総合研究所 ナノエレクトロニクス研究部門」ですべてを検索
職名:
主任研究員
ホームページURL (1件):
http://www.aist.go.jp/RESEARCHERDB/cgi-bin/worker_detail.cgi?call=namae&rw_id=T24032756
研究分野 (2件):
通信工学
, 電子デバイス、電子機器
研究キーワード (3件):
回路設計
, ネットワークセキュリティ
, FPGA
競争的資金等の研究課題 (1件):
2003 - 2007 書き換え可能なデバイスによる高速パケット処理の研究
論文 (34件):
Yohei Hori, Toshihiro Katashita, Yasuhiro Ogasahara. A 65-nm SOTB implementation of a physically unclonable function and its performance improvement by body bias control. 2017 IEEE SOI-3D-Subthreshold Microelectronics Unified Conference, S3S 2017. 2018. 2018-. 1-3
Toshihiro Katashita, Masakazu Hioki, Yohei Hori, Hanpei Koike. Development of an evaluation platform and performance experimentation of flex power FPGA device. IEICE Transactions on Information and Systems. 2018. E101D. 2. 303-313
Toshihiro Katashita, Yohei Hori, Yasuhiro Ogasahara. Prototype of USB stick-sized PUF module for authentication and key generation. 2017 IEEE 6th Global Conference on Consumer Electronics, GCCE 2017. 2017. 2017-. 1-2
Kazunori Kuribara, Yohei Hori, Toshihiro Katashita, Kazuaki Kakita, Yasuhiro Tanaka, Manabu Yoshida. Organic physically unclonable function on flexible substrate operable at 2 V for IoT/IoE security applications. ORGANIC ELECTRONICS. 2017. 51. 137-141
Masakazu Hioki, Toshihiro Katashita, Hanpei Koike. Architecture Enhancements in 65nm SOTB Power Reconfigurable FPGA by Fine-Grained Body Biasing. 2016 IEEE SOI-3D-SUBTHRESHOLD MICROELECTRONICS TECHNOLOGY UNIFIED CONFERENCE (S3S). 2016
もっと見る
MISC (2件):
複数の映像を画面上で合成表示する VRのための表示装置の開発. 日本バーテャルリアリティ学会第9回大会. 2004. 447-450
REX: a reconfigurable experimental system for evaluating parallel computer systems. IEICE TRANSACTIONS ON INFORMATION AND SYSTEMS. 2003. E86-D. 10
学位 (1件):
博士(工学) (筑波大学大学院)
※ J-GLOBALの研究者情報は、
researchmap
の登録情報に基づき表示しています。 登録・更新については、
こちら
をご覧ください。
前のページに戻る
TOP
BOTTOM