特許
J-GLOBAL ID:200903000739213490

記憶システムアーキテクチャおよび多重キャッシュ装置

発明者:
出願人/特許権者:
代理人 (8件): 鈴江 武彦 ,  河野 哲 ,  中村 誠 ,  蔵田 昌俊 ,  峰 隆司 ,  福原 淑弘 ,  村松 貞男 ,  橋本 良郎
公報種別:公表公報
出願番号(国際出願番号):特願2004-536250
公開番号(公開出願番号):特表2005-539309
出願日: 2003年09月16日
公開日(公表日): 2005年12月22日
要約:
複数の機能に対して固体状態ディスク340を使用する記憶システムに対する1つの装置が提供される。固体状態ディスク340は、RAID制御装置310の制御下にあるキャッシュとして構成されることができる。いくつかの実施形態においては、記憶領域は情報アクセストラフィックパターンにしたがって複数のゾーンに分割されることができる。
請求項(抜粋):
情報アクセスリクエストを発生し、その情報アクセスリクエストへの応答としてその情報アクセスリクエストを発生したホストに送られた応答を受取ることのできる少なくとも1つのホストと、 ホストとの1以上の接続を介して情報アクセスリクエストを受取り、その情報アクセスリクエストを処理し、この処理に関連した状態を示す応答をホストに送ることが可能である少なくとも1つの記憶コンポーネントとを備えており、この少なくとも1つの記憶コンポーネントは回転記憶装置、固体状態ディスク、情報記憶装置用のキャッシュ、および廉価なディスクの少なくとも1つの冗長アレイ(RAID)制御装置の組合せを備え、回転記憶装置およびキャッシュは少なくとも1つのRAID制御装置によって制御されている記憶システム。
IPC (2件):
G06F3/06 ,  G06F12/08
FI (5件):
G06F3/06 540 ,  G06F3/06 302A ,  G06F12/08 541Z ,  G06F12/08 551Z ,  G06F12/08 557
Fターム (12件):
5B005JJ01 ,  5B005JJ12 ,  5B005KK02 ,  5B005KK13 ,  5B005MM11 ,  5B005NN01 ,  5B005UU25 ,  5B005WW13 ,  5B065BA01 ,  5B065BA05 ,  5B065CA30 ,  5B065CH01
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る