特許
J-GLOBAL ID:200903000774085667

ゲート駆動回路

発明者:
出願人/特許権者:
代理人 (2件): 山口 巖 ,  松崎 清
公報種別:公開公報
出願番号(国際出願番号):特願2008-041188
公開番号(公開出願番号):特開2009-200891
出願日: 2008年02月22日
公開日(公表日): 2009年09月03日
要約:
【課題】主スイッチング素子のターンオフ,ターンオン動作を、コンデンサを用いることで高速化しスイッチング損失を低減させる。【解決手段】主スイッチング素子1の例えばオン期間中に、電源電圧11によりコンデンサ15を充電し、このコンデンサ15に蓄積された電圧を、主スイッチング素子1がオフする際の逆バイアス電源として用いることより、特に負電圧用の電源を用いることなく高速なターンオフ動作を可能にし、スイッチング損失の低減化を図る。【選択図】図1
請求項(抜粋):
主スイッチング素子のソースまたはエミッタを基準電位とし、正および負の電圧パルスを生成するゲート駆動回路において、 主スイッチング素子のソースまたはエミッタに接続される制御電源と、コンデンサと、前記制御電源により前記コンデンサを充電する充電手段とを有し、コンデンサに蓄えられた電荷を用いて主スイッチング素子のゲート容量を充電または放電することを特徴とするゲート駆動回路。
IPC (4件):
H03K 17/04 ,  H02M 1/08 ,  H03K 17/56 ,  H03K 17/687
FI (4件):
H03K17/04 Z ,  H02M1/08 A ,  H03K17/56 Z ,  H03K17/687 A
Fターム (24件):
5H740AA05 ,  5H740BA11 ,  5H740BA12 ,  5H740BC01 ,  5H740BC02 ,  5H740JA01 ,  5H740JB01 ,  5H740KK01 ,  5J055AX02 ,  5J055AX54 ,  5J055AX65 ,  5J055BX16 ,  5J055DX09 ,  5J055DX22 ,  5J055EX11 ,  5J055EY10 ,  5J055EY12 ,  5J055EY17 ,  5J055EY21 ,  5J055FX05 ,  5J055FX12 ,  5J055FX24 ,  5J055GX01 ,  5J055GX04
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (3件)

前のページに戻る