特許
J-GLOBAL ID:200903000895501064

スイッチトキャパシタアンプ回路及びそのゲイン誤差補正方法

発明者:
出願人/特許権者:
代理人 (1件): 矢野 寿一郎
公報種別:公開公報
出願番号(国際出願番号):特願2005-345995
公開番号(公開出願番号):特開2007-151024
出願日: 2005年11月30日
公開日(公表日): 2007年06月14日
要約:
【課題】高精度、かつ高速性および経済性に優れたスイッチトキャパシタアンプ回路を提供する【解決手段】スイッチトキャパシタアンプ回路1に、オペアンプ10と、オペアンプ10に入力される入力電圧をサンプリングする入力サンプリングキャパシタ21と、オペアンプ10に並列に設けられ、入力サンプリングキャパシタ21によりサンプリングされた入力電圧に対応する電荷が入力サンプリングキャパシタ21から転送される転送キャパシタ22と、一端が入力サンプリングキャパシタ21に接続されるとともに他端が転送キャパシタ22に接続され、オペアンプ10から出力される電圧をサンプリングするとともに、入力サンプリングキャパシタ21に残留する電荷を用いてオペアンプ10から出力される電圧を補正する出力サンプリングキャパシタ23と、を具備した。【選択図】図1
請求項(抜粋):
入力される入力電圧を増幅して出力電圧として出力する増幅手段と、 該増幅手段に入力される入力電圧をサンプリングする入力サンプリングキャパシタと、 前記増幅手段から出力される電圧をサンプリングする出力サンプリングキャパシタと、 スイッチを有し、該スイッチが閉じられると前記入力サンプリングキャパシタと前記出力サンプリングキャパシタとが接続される補正手段と、 を具備するスイッチトキャパシタアンプ回路。
IPC (1件):
H03F 3/70
FI (1件):
H03F3/70
Fターム (8件):
5J500AA01 ,  5J500AA48 ,  5J500AC88 ,  5J500AF12 ,  5J500AF18 ,  5J500AH29 ,  5J500AH39 ,  5J500AK01
引用特許:
出願人引用 (2件) 審査官引用 (10件)
全件表示

前のページに戻る