特許
J-GLOBAL ID:200903002111606810

信号ループバック装置

発明者:
出願人/特許権者:
代理人 (1件): 真田 有
公報種別:公開公報
出願番号(国際出願番号):特願平9-172604
公開番号(公開出願番号):特開平11-027341
出願日: 1997年06月27日
公開日(公表日): 1999年01月29日
要約:
【要約】 (修正有)【課題】 単発で送出されるループバック実行/解除信号を独立に検出し、対局の故障検出によって、故障以前のループバック制御状態をクリアする。【解決手段】 DS3信号とDS1信号の多重/分離部1と、DS1信号を折り返すためのDS1信号ループバック記憶部2と、入力信号形式のままDS3信号を折り返すDS3信号ループバック記憶部3と、多重/分離部1とDS3信号ループバック記憶部3からのDS3ループバック信号のいずれかを選択する選択部4を有し、ループバック実行/解除情報を複数回検出して、保護段つき検出部5から出力される実行又は解除の検出結果に基づいて、DS1DS3信号ループバック用記憶部2,3及び選択部4に対し、ループバックの実行又は解除を制御する。
請求項(抜粋):
DS3Cビットパリティ方式に適合するディジタル信号としてのDS3信号と該DS3信号よりも低速ディジタル信号としてのDS1信号との間で多重/分離処理を施す多重/分離部と、該多重/分離部のDS1信号入出力側に介装され、該DS1信号を一旦記憶し、この記憶されたDS1信号を読み出すことにより、該DS1信号を折り返すためのDS1信号ループバック用記憶部と、該多重/分離部のDS3信号入出力側に介装され、該DS3信号を一旦記憶し、この記憶されたDS3信号を読み出すことにより、入力されてきた信号形式のまま該DS3信号を折り返すDS3信号ループバック用記憶部と、該多重/分離部からのDS3信号出力及び該DS3信号ループバック用記憶部からのDS3ループバック信号のうちのいずれかを選択する選択部と、該DS3信号のCビットからループバック実行/解除情報を複数回検出すると、ループバックを実行又は解除する旨の検出結果を出力する保護段つき検出部と、該保護段つき検出部での検出結果に基づいて、上記のDS1信号ループバック用記憶部,DS3信号ループバック用記憶部及び選択部に対し、ループバックの実行又は解除のための制御を施すループバック制御部とをそなえて構成されたことを特徴とする、信号ループバック装置。
IPC (2件):
H04L 29/14 ,  H04J 3/14
FI (2件):
H04L 13/00 315 A ,  H04J 3/14 Z
引用特許:
出願人引用 (5件)
  • 伝送リンクテストシステム
    公報種別:公開公報   出願番号:特願平8-043371   出願人:フィリップスエレクトロニクスネムローゼフェンノートシャップ
  • 特開昭60-197034
  • 特開昭63-306725
全件表示
審査官引用 (2件)
  • 伝送リンクテストシステム
    公報種別:公開公報   出願番号:特願平8-043371   出願人:フィリップスエレクトロニクスネムローゼフェンノートシャップ
  • 特開昭60-197034

前のページに戻る