特許
J-GLOBAL ID:200903002503055986

信号処理回路及び光ディスク記録再生装置

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 隆久
公報種別:公開公報
出願番号(国際出願番号):特願2004-370797
公開番号(公開出願番号):特開2006-179108
出願日: 2004年12月22日
公開日(公表日): 2006年07月06日
要約:
【課題】 回路機能ブロックを一般的、汎用的な回路構成要素の有機的な組み合わせで構成する信号処理回路及び光ディスク記録再生装置を提供する。【解決手段】 受光信号を可変抵抗を介して加算し、この加算された光電流を、帰還抵抗R5を有すると共に低入力インピーダンス、高出力インピーダンス特性を有するカレントフォロア回路に供給し、帰還抵抗で差動信号に変換された信号をオフセットキャンセル回路30のシングル-差動変換回路に供給し、増幅して差動信号を出力する。さらに、この出力信号をOTA33と差動トランスコンダクタンス32を介して入力に帰還することにより、コモンモード電流とオフセット電流を補正することにより、コモンモード電圧の設計自由度が増す。またオフセットキャンセル時もシングル-差動変換回路のバイアスが変化しないので、設計マージンを取りやすくした。【選択図】図1
請求項(抜粋):
1つ以上のシングルエンド信号入力端子と、 前記シングルエンド信号入力端子の一端が抵抗の一端に接続された複数の入力抵抗と、 前記複数の入力抵抗の他端を共通接続したノードに一端が接続された第1の帰還抵抗と、 前記複数の入力抵抗の共通接続ノードと前記第1の帰還抵抗の他端がそれぞれ低インピーダンス入力端子および高インピーダンス出力端子に接続されたカレントフォロアと、 前記第1の帰還抵抗と前記カレントフォロアの高インピーダンス出力端子の接続ノードが一方の入力端子に接続され、前記複数の入力抵抗と第1の帰還抵抗とカレントフォロアの低インピーダンス入力端子の接続ノードが他方の入力端子に接続されたシングル-差動変換回路と、 前記シングル-差動変換回路の出力が接続された可変利得増幅器と、 前記可変利得増幅器の出力と前記シングル-差動変換回路間に接続されて差動オフセットを検出し、検出した前記差動オフセットに応じて差動オフセットキャンセル電流を前記第1の帰還抵抗と前記カレントフォロアの高インピーダンス出力端子の接続ノードと、前記複数の入力抵抗と第1の帰還抵抗とカレントフォロアの低インピーダンス入力端子の接続ノードとの間に流すようにした差動オぺレーショナル・トランスコンダクタンス増幅器と を有する信号処理回路。
IPC (2件):
G11B 7/005 ,  G11B 20/10
FI (2件):
G11B7/005 B ,  G11B20/10 321A
Fターム (8件):
5D044BC03 ,  5D044CC04 ,  5D044FG04 ,  5D044FG05 ,  5D090CC04 ,  5D090CC16 ,  5D090EE11 ,  5D090EE20
引用特許:
出願人引用 (2件)

前のページに戻る