特許
J-GLOBAL ID:200903002957656518

積層型圧電素子

発明者:
出願人/特許権者:
代理人 (3件): 長谷川 芳樹 ,  寺崎 史朗 ,  青木 博昭
公報種別:公開公報
出願番号(国際出願番号):特願2004-374023
公開番号(公開出願番号):特開2005-210108
出願日: 2004年12月24日
公開日(公表日): 2005年08月04日
要約:
【課題】 側面を介して生じるマイグレーションを防止しつつ、焼成時の変形を抑制することができる積層型圧電素子を提供する。【解決手段】 積層型圧電素子100は、圧電体層5を間に介在させて第1内部電極1と第2内部電極2とが交互に積層され、第1内部電極1同士、及び第2内部電極2同士が、圧電体層5を積層方向に貫通して設けられたスルーホール11、21を介して接続された積層型圧電素子であって、第1内部電極1は、周縁部1aが当該積層型圧電素子1の側面103に露出するように設けられ、第2内部電極2は、周縁部2aが側面103よりも内部側に位置するように設けられている。【選択図】 図1
請求項(抜粋):
圧電体層を間に介在させて第1の内部電極と第2の内部電極とが交互に積層され、前記第1の内部電極同士、及び前記第2の内部電極同士が、前記圧電体層を前記積層の方向に貫通して設けられたスルーホールを介して接続された積層型圧電素子であって、 前記第1の内部電極は、 周縁部が当該積層型圧電素子の側面に露出するように設けられ、 前記第2の内部電極は、 周縁部が前記側面よりも内部側に位置するように設けられていること を特徴とする積層型圧電素子。
IPC (3件):
H01L41/083 ,  H01L41/187 ,  H01L41/22
FI (3件):
H01L41/08 Q ,  H01L41/18 101D ,  H01L41/22 Z
引用特許:
出願人引用 (7件)
全件表示
審査官引用 (7件)
全件表示

前のページに戻る