特許
J-GLOBAL ID:200903003416340379

プリント回路基板

発明者:
出願人/特許権者:
代理人 (1件): 大澤 敬
公報種別:公開公報
出願番号(国際出願番号):特願平9-056191
公開番号(公開出願番号):特開平10-256684
出願日: 1997年03月11日
公開日(公表日): 1998年09月25日
要約:
【要約】【課題】 低コストで効果的な、しかも設計評価後の放射ノイズ対策も軽減できるプリント回路基板を実現すること。【解決手段】 マイクロコンピュータ等のデジタル回路の基本クロックを発生するクロック発振器1と、その基本クロックが供給される複数のIC2とを搭載したプリント回路基板10において、クロック発振器1の出力に複数のIC2をそれぞれ接続する複数の配線パターン13を放射状に配置する。このようにすることにより、各配線パターン13のインダクタンスと各IC2の入力容量とによる共振周波数を高く保ち、放射ノイズ対策を容易にすることができる。
請求項(抜粋):
マイクロコンピュータ等のデジタル回路の基本クロックを発生するクロック発振器と、その基本クロックが供給される複数のICとを搭載したプリント回路基板において、前記クロック発振器の出力に前記複数のICをそれぞれ接続する複数の配線パターンを放射状に配置したことを特徴とするプリント回路基板。
IPC (2件):
H05K 1/02 ,  H05K 9/00
FI (2件):
H05K 1/02 P ,  H05K 9/00 Z
引用特許:
審査官引用 (6件)
全件表示

前のページに戻る