特許
J-GLOBAL ID:200903004513186828

スイッチング制御回路及び半導体集積回路

発明者:
出願人/特許権者:
代理人 (4件): 三好 秀和 ,  寺山 啓進 ,  三好 広之 ,  伊藤 市太郎
公報種別:公開公報
出願番号(国際出願番号):特願2006-162744
公開番号(公開出願番号):特開2007-336629
出願日: 2006年06月12日
公開日(公表日): 2007年12月27日
要約:
【課題】 スイッチングトランジスタに大電流が流れて破壊することを回避可能なスイッチング制御回路及び半導体集積回路を提供する。【解決手段】 電源に接続された第1スイッチングトランジスタTr1と、第1スイッチングトランジスタTr1とグラウンドとの間に接続された第2スイッチングトランジスタTr2とを制御するスイッチング制御回路2であって、第1スイッチングトランジスタTr1を駆動する第1駆動回路23と、第2スイッチングトランジスタTr2を駆動する第2駆動回路24と、外部から起動信号STBが入力された場合、第1駆動回路23が第1スイッチングトランジスタTr1を少なくとも1回オンした後に、第2駆動回路24に対して第2スイッチングトランジスタTr2のオンを許可する制御回路25とを備える。【選択図】 図1
請求項(抜粋):
電源に接続された第1スイッチングトランジスタと、前記第1スイッチングトランジスタとグラウンドとの間に接続された第2スイッチングトランジスタとを制御するスイッチング制御回路であって、 前記第1スイッチングトランジスタを駆動する第1駆動回路と、 前記第2スイッチングトランジスタを駆動する第2駆動回路と、 起動を指示する信号が外部から入力された場合、前記第1駆動回路が前記第1スイッチングトランジスタを少なくとも1回オンした後に、前記第2駆動回路に対して前記第2スイッチングトランジスタのオンを許可する制御回路 とを備えることを特徴とするスイッチング制御回路。
IPC (1件):
H02M 3/155
FI (1件):
H02M3/155 C
Fターム (10件):
5H730AA20 ,  5H730AS01 ,  5H730BB13 ,  5H730DD04 ,  5H730DD12 ,  5H730EE13 ,  5H730FD03 ,  5H730FG05 ,  5H730XX04 ,  5H730XX15
引用特許:
出願人引用 (1件)
  • DC/DCコンバータ
    公報種別:公開公報   出願番号:特願平10-030011   出願人:株式会社豊田自動織機製作所
審査官引用 (2件)

前のページに戻る