特許
J-GLOBAL ID:200903006915332378

階層SMPコンピュータ・システム

発明者:
出願人/特許権者:
代理人 (1件): 山川 政樹
公報種別:公開公報
出願番号(国際出願番号):特願平9-211431
公開番号(公開出願番号):特開平10-187630
出願日: 1997年07月02日
公開日(公表日): 1998年07月21日
要約:
【要約】【課題】 多くの高性能マイクロプロセッサを有し、このマイクロプロセッサ間の距離が比較的長いマルチプロセッサ・システムの帯域幅に対する要求をサポートするバス構造を得ること。【解決手段】 対称型マルチプロセシング・システムは階層バスによって結合された複数のノードを含む。ノード間のデータ転送を可能にし、ローカル・トランザクションのグローバル転送を制限するため、複数のアドレス区画が決められる。これらはグローバル空間、ローカル空間、リモート・リード空間及びリモート・リード/ライト空間である。プロセス固有でローカルなデータはローカル空間を用いてアクセスされる。グローバル・データはグローバル空間を用いてアクセスされる。
請求項(抜粋):
第1のリピータ及び第1の複数のプロセッサを含む第1の処理ノードを有し、この第1のリピータは前記第1の複数のプロセッサに結合されており、更に、第2のリピータ及び第2の複数のプロセッサを含む第2の処理ノードを有し、この第2のリピータは前記第1のリピータ及び前記第2の複数のプロセッサに結合されており、前記第1のリピータは、前記第1の複数のプロセッサの1つから第1のトランザクションを受けると、前記第1のトランザクションがグローバル・トランザクションであれば、前記第1のトランザクションを前記第2のリピータへ伝達し、前記トランザクションがローカル・トランザクションであれば、前記第1のトランザクションを前記第2のリピータから切り離すように構成されていることを特徴とするマルチプロセシング・コンピュータ・システム。
引用特許:
審査官引用 (3件)

前のページに戻る